首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> 現場可編程門陣列(fpga)

        現場可編程門陣列(fpga) 文章 最新資訊

        十年漫長探索 硬件仿真技術終成主流

        • 現在,無需再為堆積如山的驗證報告一籌莫展了,要知道,硬件仿真已成為主流,這讓我們得以告別滿是灰塵的車間,將工作轉移到電腦桌面上。這一轉變并非一夜之間發生的,而更像是一段持續了十年的漫長旅程 — 但
        • 關鍵字: 硬件仿真  芯片設計  FPGA  處理器  

        FPGA前輩分享

        • FPGA牛人的經驗談這里我談談我的一些經驗和大家分享,希望能對IC設計的新手有一定的幫助,能使得他們能少走一些彎路,歡迎討論!我相信“如果有夢想,就會實現!”在IC工業中有許多不同的領域,IC設計者的特
        • 關鍵字: EDA  FPGA  

        PLD將憑借高效低耗挑戰消費電子領域

        • 可編程邏輯器件(PLD)的兩種主要類型是現場可編程門陣列(FPGA)和復雜可編程邏輯器件(CPLD)。根據半導體行業協會提供的數據,PLD現在是半導體行業中增長最快的領域之一,高性能PLD現在已經從采用最先進的標準單元技術制
        • 關鍵字: PLD  FPGA  CPLD  

        賽靈思FPGA受DLP數字影院投影儀青睞

        • 賽靈思公司(Xilinx)日前宣布NEC子公司NEC Display Solutions有限公司的三款DLP數字影院投影儀產品,均采用了賽靈思Virtexreg;-5 FPGA系列產品。DLP數字影院投影儀符合美國數字影院計劃(DCI1)標準,擁有一系列優異的
        • 關鍵字: FPGA  賽靈思  DLP  投影儀  Virtex  NEC  

        通過實時改變使用率研究FPGA功耗行為

        • 現代的FPGA 芯片能夠開發高性能應用,但在這些設計中電源管理通常是一大限制因素。FPGA 器件的資源使用最能決定設計的容量和處理速度,但是增加資源就會提高功耗。更高的功耗會提高運行成本、面積要求和結溫,而設計
        • 關鍵字: 賽靈思  FPGA  

        FPGA設計規劃框架

        • 這款久經考驗的FPGA開發框架是您通向完美項目執行的通途。長久以來新型FPGA的功能和性能已經為它們贏得系統中的核心位置,成為許多產品的主要數據處理引擎。鑒于FPGA在如此多應用中的重要地位,采取正式且注重方法的
        • 關鍵字: FPGA  

        利用Xilinx FPGA實現高效并行實時上采樣

        • 本文介紹一種使用Virtex-6器件和免費WebPACK工具實現實時四倍上采樣的方法。許多信號處理應用都需要進行上采樣。從概念上講,對數據向量進行M倍上采樣的最簡單方法是用實際頻率分量數的(M-1)倍個零填充數據向量的離散
        • 關鍵字: Xilinx  FPGA  采樣  

        利用FPGA對大規模MIMO信道進行特性描述

        • 多用戶MIMO(MUMIMO)是一種無線通信技術,采用基礎架構節點(例如基站和接入點)上的多個天線為多個客戶同時提供服務。MU-MIMO是未來無線標準中必不可少的組成部分,有望為繁忙的網絡帶來顯著的性能提升。人們預想隨著無
        • 關鍵字: FPGA  MIMO  

        基于FPGA高速大容量數據采集與存儲系統

        • 大容量數據采集與存儲系統在工業自動化生產、國防和軍事監控及環境監測等方面被廣泛應用。為了能夠完整、準確地捕獲到各種信號或者故障發生時的特征信號,需要對其進行狀態監測,并且要求監測系統具備長時間連續采集
        • 關鍵字: 數據采集    存儲    FPGA  

        基于FPGA的車電總線接口技術研究

        • 為提高集成架構中車電總線通信速率,結合綜合化處理系統項目要求,采用雙總線結合的方式,利用CAN總線和FlexRay總線實現功能及搭配上的互補,提出一種基于現場可編程門陣列(FPGA)的總線接口單元設計方案。通過FPGA完
        • 關鍵字: FPGA    FlexRay總線    CAN總線    總線接口  

        FPGA復位的可靠性設計方法

        • 對FPGA設計中常用的復位設計方法進行了分類、分析和比較。針對FPGA在復位過程中存在不可靠復位的現象,提出了提高復位設計可靠性的4種方法,包括清除復位信號上的毛刺、異步復位同步釋放、采用專用全局異步復位/置位
        • 關鍵字: FPGA    復位可靠性    同步復位    異步復位  

        基于FPGA的數字存儲示波器對外圍芯片的控制設計

        • 數字存儲示波器作為測試技術的重要工具,被廣泛應用于各個領域,并逐步取代傳統模擬示波器。其采樣數據是波形運算和分析的基礎,直接影響到整個數字存儲示波器的準確性。從這點出來,提出采用現場可編程邏輯器件(
        • 關鍵字: 數字存儲示波器    FPGA  

        基于FPGA的RS(255,239)編譯碼器設計及實現方法

        • RS(Reed—Solomon)編碼是一種具有較強糾錯能力的多進制BCH編碼,其既可糾正隨機錯誤,又可糾正突發錯誤。RS編譯碼器廣泛應用于通信和存儲系統,為解決高速存儲器中數據可靠性的問題,文中提出了RS編碼的實現方
        • 關鍵字: RS編譯碼    FPGA    伽羅華域    BM算法    Chien搜索  

        多通道實時陣列信號處理系統的設計

        • 摘要:以全數字化信號產生和數字波束形成處理為基礎的數字化陣列雷達已成為當代相控陣雷達技術發展的一個重要趨勢,本文針對現代數字化陣列雷達對多通道數據采集和實時處理的需求,設計了一種基于FPGA的多通道實時陣
        • 關鍵字: 陣列信號  多通道采集  FPGA  數字波束合成  

        FPGA與ADC數字數據輸出的接口及LVDS應用訣竅

        • 現場可編程門陣列(FPGA)與模數轉換器(ADC)輸出的接口是一項常見的工程設計挑戰。本文簡要介紹各種接口協議和標準,并提供有關在高速數據轉換器實現方案中使用LVDS的應用訣竅和技巧。接口方式和標準現場可編程門陣列
        • 關鍵字: FPGA    ADC    LVDS    JESD204    接口方式  
        共6437條 109/430 |‹ « 107 108 109 110 111 112 113 114 115 116 » ›|

        現場可編程門陣列(fpga)介紹

        您好,目前還沒有人創建詞條現場可編程門陣列(fpga)!
        歡迎您創建該詞條,闡述對現場可編程門陣列(fpga)的理解,并與今后在此搜索現場可編程門陣列(fpga)的朋友們分享。    創建詞條

        熱門主題

        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 轮台县| 福贡县| 格尔木市| 青田县| 临夏市| 奉贤区| 榆树市| 宿州市| 突泉县| 搜索| 房产| 潼关县| 乳山市| 白山市| 巩留县| 岑溪市| 石狮市| 平谷区| 精河县| 营山县| 增城市| 兰坪| 绥芬河市| 沧州市| 徐州市| 罗田县| 白银市| 泰来县| 福州市| 沙湾县| 平利县| 朝阳县| 丹东市| 正蓝旗| 乌兰察布市| 江源县| 棋牌| 武陟县| 淳安县| 青龙| 正阳县|