- 針對以往全數字鎖相環研究中所存在電路結構復雜、設計難度較大和系統性能欠佳等問題,提出了一種實現全數字鎖相環的新方法。該鎖相環以數字比例積分控制的設計結構取代了傳統的一些數字環路濾波控制方法。應用EDA技術完成系統設計,并進行計算機仿真。仿真結果表明:在一定的頻率范圍內,該鎖相環鎖定時間最長小于15個輸入信號周期,相位抖動小于輸出信號周期的5%,且具有電路結構簡單、環路性能好和易于集成的特點。
- 關鍵字:
比列積分控制 全數字鎖相環 超高速集成電路硬件描述語言 現場可編程門陣列
比列積分控制介紹
您好,目前還沒有人創建詞條比列積分控制!
歡迎您創建該詞條,闡述對比列積分控制的理解,并與今后在此搜索比列積分控制的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473