低功耗和高帶寬是下一代高端設計的兩個主要需求。對全球范圍多個應用領域的調研表明,以相同甚至更低功耗及成本來實現更大的帶寬已成為大勢所趨。現在應對帶寬不斷增長的技術是演進中的40G和100G系統(以及即將出現的400G系統)。設計下一代FPGA來滿足目前對寬帶和低功耗需求的難度越來越大。
關鍵字:
Altera FPGA
市場分析師預測,全球營收排名第二大的可程序化邏輯組件供貨商Altera,有機會在2012年初取代該市場龍頭Xilinx躍上第一大供貨商位置。
關鍵字:
Altera FPGA
在各界質疑無線設備需求是否放緩之際,美國芯片制造商Altera首席執行長John Daane表示,中國主要客戶的庫存“略有”過剩。
但John Daane淡化世界最繁榮的電信市場——中國的庫存積壓情況,中國設備制造商華為是該公司可編程芯片的最大客戶。Altera已提醒稱中國的銷售有所放緩。
關鍵字:
Altera 芯片
Altera公司日前宣布,開始提供業界第一款集成增強前向糾錯(EFEC) IP內核,該內核針對高性能Stratix IV和Stratix V系列FPGA進行了優化。EFEC7和EFEC20是Altera Newfoundland技術中心 (以前的Avalon Microelectronics) 開發的多維IP內核,專門面向城域和長距離光傳送網(OTN)等100G應用而設計。
關鍵字:
Altera FPGA
Altera公司今天宣布,其精度可調數字信號處理(DSP)模塊體系結構贏得DesignCon 2011半導體和IC類的設計創意獎。Altera的精度可調DSP模塊體系結構之所以能夠得到設計創意獎的認可,源自其FPGA內置的高精度、高性能數字信號處理功能,高效的支持了各種精度級別。Altera的28-nm FPGA系列產品實現了這一獨特的體系結構,對于DSP算法設計人員而言,這幫助他們提高系統性能,降低功耗,減小在體系結構上的限制。
關鍵字:
Altera DSP
??????? 簡介
現有的很多高速串口協議,都要求很低的誤碼率,比如CEI-6G-LR(6.375G, 40英寸走線)就要求1E-15的誤碼率。為滿足此類低誤碼率要求,ALTERA高端的FPGA STRATIX IV系列,提供了片上信號質量檢測電路(EYEQ),幫助客戶在高速串行IO接收處找到最優的采樣位置。
關鍵字:
Altera EYEQ ALTERA
Altera公司今天宣布,公司成功完成了StratixIV GT FPGA和MoSys的Bandwidth Engine器件在串行存儲器應用中的互操作性測試。Stratix IV GT FPGA采用了GigaChip接口實現與MoSys帶寬引擎器件的互操作性,為數據流量管理和數據包處理等100G固網應用設計人員提供了高性能、寬帶存儲器解決方案。通過其Stratix IV GT FPGA,Altera成為第一家為GigaChip接口提供器件支持的FPGA供應商。
關鍵字:
Altera GigaChip
為滿足用戶的多種設計需求,Altera公司 今天發布其28-nm器件系列產品,為業界提供最全面的器件選擇。Altera在Cyclone V和Arria V FPGA新系列、最新擴展的Stratix V FPGA以及此前發布的HardCopy V ASIC系列中為用戶提供突出不同產品優勢的解決方案。
關鍵字:
Altera Stratix V FPGA
1 引言 在系統設備不斷向小型化、集成化、網絡化發展的今天,嵌入式開發成為新技術發展的最前沿,改變著系統的整體結構。FPGA由于其自身特點,成為嵌入式開發的最佳平臺。Altera公司結合其最新一代高端器件推出了
關鍵字:
實現 方案 以太網 千兆 Altera FPGA 基于
Altera公司今天宣布,公司成功通過Ethernet Alliance?高速以太網(HSE)小組委員會的首次互操作性測試,這一測試主要針對設計用于支持100G以太網(100GbE)系統的產品。通過互操作性測試驗證了Altera在其Stratix? IV GT FPGA中實現的業界一流收發器技術的性能,表明公司能夠為設備生產商提供低風險解決方案,用于40GbE/100GbE系統的實施。
關鍵字:
Altera FPGA 100G以太網
Altera公司(NASDAQ:ALTR)今天宣布,全球半導體聯盟(GSA)授予Altera“最佳財務管理半導體公司獎”。12月9號Altera在美國加州圣克拉拉舉行的GSA頒獎晚宴上,接受了這一獎項。GSA頒獎晚宴獎項主要授予在業界有發展策略和未來發展機會,并具有前瞻性、優秀的成功半導體企業。
關鍵字:
Altera 半導體
擴展其最受歡迎的CPLD產品的供應,Altera公司今天宣布推出MAX? V器件系列。與競爭CPLD相比,MAX V系列總功耗降低了一半,同時保持了最初MAX系列獨特的瞬時接通、單芯片和非易失特性。
新的MAX V CPLD密度范圍在40到2,210個邏輯單元(LE)之間,具有低功耗和高性能特性,非常適合各類市場領域中的通用和便攜式設計,包括,固網、無線、消費類、計算機/存儲、汽車電子和廣播等。
關鍵字:
Altera CPLD
Altera公司今天發布面向28-nm系列產品的28-nm工藝技術策略。在曾經發布過的TSMC 28-nm高性能(28HP)工藝技術對高端FPGA系列支持的基礎上,Altera進一步采用了TSMC的28-nm低功耗(28LP)工藝技術,用于低成本和中端系列產品。在其28-nm系列產品中采用兩種不同的工藝技術,Altera為用戶提供了多種優化器件選擇。在高端、中端和低成本產品中,Altera都實現了最佳工藝技術,以滿足用戶需求。
Altera公司產品和企業市場副總裁Vince Hu說:&ldquo
關鍵字:
Altera 28nm
Altera公司 今天宣布,Sumavision公司在其增強型多媒體路由器(EMR) 3G DTV產品中選用了Altera的Cyclone? III FPGA。Cyclone III FPGA是高性價比嵌入式處理解決方案,提供多種密度、存儲器、嵌入式乘法器和封裝選擇。在廣播市場上,Cyclone III器件實現了設計集成,提高性能,降低功耗,縮短了產品面市時間,同時滿足低成本需求。
關鍵字:
Altera cyclone
Altera器件時間匹配問題的解決方案,1 引言 Altera的 MAX+PLUSⅡ可編程邏輯開發軟件,提供了一種與工作平臺、器件結構無關的設計環境,深受廣大電子設計人員的喜愛。但設計人員都會遇到Altera器件設計中的時間匹配問題,本文對這個問題展開了討論,對
關鍵字:
問題 解決方案 匹配 時間 器件 Altera
altera介紹
您好,目前還沒有人創建詞條 altera!
歡迎您創建該詞條,闡述對 altera的理解,并與今后在此搜索 altera的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473