新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > SERDES的FPGA實現(07-100)

        SERDES的FPGA實現(07-100)

        —— SERDES的FPGA實現
        作者: 時間:2009-03-02 來源:電子產品世界 收藏

          抖動測量裝置

        本文引用地址:http://www.104case.com/article/91924.htm

          為了檢測發送抖動,由誤碼率測試器(GERT)產生測試圖形,并送到評估板的接收端口。同樣,時鐘產生器連接到評估板的時鐘。把配置為內部環回被測信道。這樣,被接收的測試圖形在TX引腳發送。示波器連接到TX 連接器,這樣可以分析發送抖動眼圖。所有評估板SERDES連接都用50? SMA連接。圖3示出這種配置。

          用 SERDES接收端口處的施感抖動和監控環回SERDES輸出的誤碼,來測量接收抖動容限。連接抖動產生器到BERT圖形產生器(見圖3)。BERT產生器送一個偽隨時機圖形序列到評估板的SERDES SMA輸入。這種配置可使工程師在控制狀態下,引入抖動到SERDES RX端口。配置用于環回,SERDES TX端口連接BERT上的誤碼檢測器端口,工程師引入抖動,并觀察FPGA所產生的誤碼率(BER)。當BER超出技術要求時,就可知道已超出抖動容限閾值。對于FPGA,此數值就等于或大于特定的接收抖動容限。

          圖3 抖動測試設備配置

          背板性能測量

          通過一個背板配置驅動FPGA的TX信號,可以測量FPGA的SERDES鏈路發送特性,并可以分析背板輸出的眼圖。此裝置首先用BERT圖形產生器,把PRBS位流饋入FPGA評估板的SMA RX端口。用環回配置的TPGA,PRBS將呈現在評估板TX端口,并驅動饋入背板的同軸纜線。系統要求決定測試參量,如PRBS圖形選擇,背板和FPGA評估板線長、用軸纜線長度、預矯和均衡設置、工作溫度和Vcc。



        關鍵詞: SERDES FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 云龙县| 芜湖县| 台安县| 彝良县| 揭东县| 白沙| 东兰县| 吉木萨尔县| 金平| 南乐县| 云龙县| 阳城县| 汪清县| 手游| 洪洞县| 皮山县| 东城区| 拉孜县| 会同县| 田林县| 福安市| 密云县| 武山县| 大关县| 中阳县| 白银市| 扶沟县| 巴楚县| 吉安市| 金堂县| 洮南市| 定安县| 新晃| 依安县| 平和县| 电白县| 大关县| 红原县| 富平县| 玛沁县| 绍兴县|