新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 將電壓基準輸出噪聲降低一半的電路

        將電壓基準輸出噪聲降低一半的電路

        ——
        作者:Alfredo H Saab;Steve Logan 時間:2005-09-20 來源:EDN電子設計技術 收藏
        將電壓基準輸出噪聲降低一半的電路
         
        將一個IC電壓基準產生的低頻(1/f)噪聲降低一半可能是很困難的。從理論上說,在基準的輸出端加接一個低通濾波器就可減小噪聲。事實上,一個抑制10 Hz以下噪聲的低通RC濾波器需要很大的串聯電阻值和并聯電容值。令人遺憾的是,一只大阻值串聯電阻器會產生阻值誤差和熱噪聲,而一只并聯電容器的泄漏電阻會形成一條難以預測的、不穩定的分流通道。這兩個元件會共同形成一個產生噪聲并與溫度有關的分壓器,直接影響基準源的精度和長期穩定性。此外PC電路板表面的污物還會增加另一條可能的漏電路徑和差錯來源。
          你可以將多個電壓基準串聯堆疊起來,以減小它們的 1/f 噪聲。這些基準源的直流輸出呈線性相加,而它們的不相關的內部噪聲源則呈幾何相加。舉例來說,考慮一個四基準堆疊,每個基準由一個直流電壓基準 VREF與一個隨機噪聲發生器 VNOISE串聯組成。四個基準相加可產生下列輸出:VREFTOTAL = 4

        關鍵詞: Maxim公司

        評論


        技術專區

        關閉
        主站蜘蛛池模板: 泊头市| 安达市| 永泰县| 长治市| 石嘴山市| 罗甸县| 大洼县| 惠东县| 东乡族自治县| 潞西市| 尼勒克县| 平湖市| 安徽省| 绥宁县| 汕尾市| 麻城市| 汨罗市| 高密市| 上杭县| 连云港市| 青神县| 宝山区| 应用必备| 乐山市| 句容市| 连南| 桃江县| 东光县| 苍溪县| 崇礼县| 蓝田县| 奉化市| 营山县| 苏尼特左旗| 固阳县| 睢宁县| 莆田市| 宁远县| 新宁县| 阳西县| 炉霍县|