基于USB2.0與FPGA技術的高速數據采集系統的設計
ISP1581接收到主機的數據后,將根據相應的情況設置片內的中斷寄存器標志中斷源,然后向單片機申請中斷,中斷服務程序流程如圖5所示。單片機響應中斷后,首先讀取中斷標志寄存器并判斷中斷源,然后設置相應的標志。在用戶的發送/接收程序中,將根據相應的標志產生相應的動作。例如,主機發送一段數據給ISP1581,ISP1581接收、握手完畢后,設置中斷標志并申請中斷。在用戶的任務中發現有數據接收的標志,就可以讀出ISP1581中的數據。而ISP1581向主機發送數據時,首先是主機發送一個IN類型的令牌發起一次傳輸,如果此時ISP1581相應端點的FIFO非空,則立即發送數據,然后向單片機申請中斷,響應中斷以后如果還有數據要發送,則應該向ISP1581的FIFO中寫入數據,否則直接清空中斷標志即可。主機和數據采集器之間的握手配合要事先設計好。
本文引用地址:http://www.104case.com/article/86243.htm根據輸入傳輸要求,在具體的設計中,除了主數據傳輸端點外,還配置了一個數據緩沖區為64字節的、工作于中斷傳輸方式的端點作為命令端口,負責與主機進行通信握手。如果主機想從設備讀取數據,則首先發送一個讀取命令,單片機接收到該命令后,就向主數據端點的FIFO中寫入數據,隨后主機發出讀數據令牌,正好有數據可以發送。通過命令端口還可以發送各種命令,控制數據采集器動作。
3 FPGA數據采集模塊設計
3.1 模塊劃分
FPGA模塊劃分為A/D接口、FIFO、單片機接口、DMA接口控制、主控制器等模塊,其中設置了一些可以單片機寫入的寄存器。A/D的采集速度,FIFO的空、滿、數據寫入、讀出速度都可以靈活配置。整個模塊以Verilog語言寫成,稍加修改可以同各種A/D芯片接口。整個設計在Altera公司的Cyclone系列的EP1C12中完成。在ACEX1K系列EC1K100器件上也可以實現,工作時鐘頻率為50MHz。
為了提高系統的靈活性,在信號的調理、濾波模塊中使用了Lattice公司的ispPAC80可編程濾波器作為輸入濾波器,可以靈活地設定抗混疊濾波器的截止頻率,最大截至頻率可以達到750kHz,完全可以滿足一般中、高頻信號的濾波。FPGA作為A/D控制器可以同多種A/D芯片接口,本設計中使用了TI公司的10位高速A/D芯片TLC876。芯片工作于流水線方式,最高采樣速率為20MSPS。
3.2 與單片機及ISP1581的接口
FPGA在與單片機信號的接口過程中,使用了同步設計的方法。即首先對單片機的I/O信號進行采樣同步化,獲得各信號上升、下降沿的時刻,輸出同步脈沖,然后在這些時刻點處根據同步脈沖的出現與否來控制系統進行動作。這種設計的優點是可以在設計中采用同步狀態機,以獲得較高的運行速度和穩定的工作性能。這也是ALTERA、XILINX等公司的FPGA數字系統設計中所推薦使用的方法。
為了提高FPGA中的FIFO與ISP1581中的數據存儲器的數據交換速度,FPGA與ISP1581之間采用DMA方式進行數據交換。
ISP1581有兩種工作方式,由BUS_CONF、MODE0、MODE1三根引腳控制:
(1)如果上電時檢測到BUS_CONF引腳為低電平,則工作于分裂總線方式(Split Bus Mode)。ISP1581具有8-bit地址/數據復用總線和16-bit的DMA專用數據線。此時MODE1引腳如果為低電平,則可以將芯片的ALE/A0引腳與89X51的ALE腳直接相連,進行地址/數據總線復用;而如果MODE1為高電平,則ALE/A0腳要接其他的89X51引腳,由用戶編程將ALE/A0腳拉高/低進行地址/數據復用,而MODE0腳在這種方式下沒有使用或作為其他用途。
(2)如果上電時檢測到BUS_CONF引腳為高電平,則工作于通用處理器方式(Generic Processor Mode)。此時MODE1腳沒有使用(可接Vcc),MODE0引腳則可接低/高電平,這樣可以使芯片的讀/寫引腳分別符合Motorola/89X51微處理器的讀寫規范。所以讓ISP1581芯片工作于分裂總線方式可以方便地與8051系列單片機接口,其AD[7:0]作為數據/地址總線復用,RD、WE、ALE分別為讀、寫、地址鎖存線,DATA[15:0]作為DMA數據總線使用。
ISP1581芯片中與DMA相關的引腳有DREQ、DACK、DIOR、DIOW。DMA傳輸前必須設定工作模式、初始化DMA相關寄存器,然后對DMA命令寄存器寫入一個命令便可以啟動DMA傳輸。傳輸模式有主、從、IDE、ATA等方式。通用數據采集系統比較適合采用從模式,在這種模式下,單片機接收到主機發來的開始采集命令后,立即命令FPGA啟動采樣,然后命令ISP1581啟動DMA傳輸,ISP1581將DREQ引腳拉高,表示請求數據,此時FPGA將數據準備好后,拉低DACK引腳,待準備好數據后,在DIOR線上產生讀脈沖,供ISP1581將數據讀入內部FIFO。DMA也可以使用主模式,此時讀脈沖DIOR由ISP1581產生。DMA工作時序圖如圖6所示。
4 PC機多線程數據采集程序設計
USB的數據傳輸使用了虛擬管道的概念,可以同時接入127個設備。每個設備可以擁有若干個端點,每個端點可以跟主機組成一個連接,構成一個通信的最小實體。在數據傳輸過程中,只要帶寬允許,主機可以同時跟幾個端點通信,因此要求在主機的應用程序中開啟多個線程進行通信。在本設計中,采用了命令端點和數據端點分開的方式。命令端點配置成中斷或批量傳輸方式,在主機應用程序中專門開啟一個線程同該端點進行通信,開啟另外一個線程進行采樣數據傳輸,而兩個傳輸之間互相不影響。用戶界面使用另外的線程,這樣在傳輸過程中,應用程序可以隨時響應用戶的命令。在具體的設計中,點擊數據采集開始命令即建立并且啟動一個采集線程。在這個無限循環的線程函數中設置了一個標志變量,如果該變量為真,則線程函數繼續運行;否則線程終止,停止采集。這樣用戶界面線程可以通過修改線程運行標志變量來控制線程的運行。采用多線程采集程序的一個問題是線程函數必須是一個全局函數,不屬于任何一個類,這樣它就無法訪問類的私有成員或保護成員,解決這個問題的方法是:因為線程函數在創建時允許傳送一個指針參數給它,于是可以構造一個結構數據類型,數據成員中包含一個指向類的指針。在創建線程時將想要訪問的類的指針包含在一個按前述定義的結構變量中,并將該結構的指針作為參數傳給線程函數。這樣就可以在線程函數中定義一個類對象,并把前述的類指針賦給它,通過類指針就可以訪問該對象中的所有成員了。在本設計中采用多線程程序設計后,系統工作非常穩定。
目前,國內外的數據采集系統常用的接口方式有多種,如 RS232 串行口、并行口,ISA 總線、PCI總線等。這些總線接口雖各具優點,但也都有其難以克服的缺點而被逐漸淘汰。USB接口具有連接方便、無需外接電源、即插即用、支持熱插拔、動態加載驅動程序等特有優點,在主機和數據采集系統之間可以實現簡單、快捷、可靠的連接和通信。本設計應用ISP1581USB接口芯片與FPGA技術,構建了一個使用靈活的通用數據采集系統。該系統充分利用了PC機的大存儲量,強大的數據處理能力,高清晰的大屏幕顯示(相對于嵌入式系統而言),以及嵌入式系統的實時與靈活性。目前正在使用此平臺構建一個在消聲室環境中針對機械振動噪聲的采集與分析系統。此系統在智能儀器以及工業自動化等眾多領域中必將有廣泛的應用前景。
參考文獻
[1] 蕭世文. USB2.0硬件設計[M].北京:清華大學出版社,2002.
[2] 周立功.PDIUSBD12USB固件編程與驅動開發[M].北京:北京航空航天大學出版社,2003.
[3] 張念淮. USB總線接口開發指南[M].北京:國防工業出版社,2001.
[4] Philips Semiconductors. ISP1581 programming guide[Z].2004.
[5] USB.org. Universal serial bus specification rev.2.0[Z].2006. http://www.usb.org/developers/docs/.
[6] 倪明輝. USB在FPGA控制的高速數據采集系統中的應用[J]. 計算機測量與控制,2006,14(2).
評論