新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Altera宣布Stratix® III FPGA的DDR3存儲(chǔ)器接口速率超過1067 Mbps

        Altera宣布Stratix® III FPGA的DDR3存儲(chǔ)器接口速率超過1067 Mbps

        ——
        作者: 時(shí)間:2007-12-18 來源:電子產(chǎn)品世界 收藏

          公司宣布,Stratix® III FPGA的接口速率超過1067 Mbps,性能比競(jìng)爭(zhēng)FPGA解決方案高出33%。更寬的帶寬支持新的通信、計(jì)算和視頻處理應(yīng)用,以前很難實(shí)現(xiàn)這類應(yīng)用或者需要增加存儲(chǔ)器塊才能實(shí)現(xiàn)。的Stratix III FPGA系列是業(yè)界唯一完全符合JESD79-3 JEDEC SDRAM標(biāo)準(zhǔn)的FPGA,該標(biāo)準(zhǔn)包括為提高性能而制定的高性能讀寫均衡規(guī)范。

          高端產(chǎn)品營銷資深總監(jiān)David Greenfield評(píng)論說:“存儲(chǔ)器的性能、成本、容量以及功耗優(yōu)勢(shì)結(jié)合Stratix III FPGA的高性能和低功耗特性,非常適合通信、信號(hào)處理以及高性能計(jì)算和圖像處理等應(yīng)用。Stratix III FPGA是唯一完全符合DDR3 SDRAM DIMM的FPGA,也是唯一速率超過533 MHz的FPGA?!?/P>

          除了較高的存儲(chǔ)器接口速率以外,和競(jìng)爭(zhēng)方案相比,Stratix III FPGA功耗低29%,性能高出25%,使得該器件成為低功耗、高性能應(yīng)用的理想選擇。

          為充分發(fā)揮DDR3存儲(chǔ)器的優(yōu)勢(shì),Altera的Stratix III系列提供讀寫均衡、DQ去斜移I/O延時(shí)、動(dòng)態(tài)片內(nèi)匹配等功能,并且使用可配置鎖相環(huán)(PLL)來補(bǔ)償電壓和溫度變化,是業(yè)界唯一具有這些特性的FPGA。此外,Altera的Quartus® II軟件7.2包括DDR3 PHY向?qū)Ш涂刂破髦R(shí)產(chǎn)權(quán)(IP),可自動(dòng)適應(yīng)不同存儲(chǔ)器供應(yīng)商的DIMM,大大簡化了高性能存儲(chǔ)器的接口設(shè)計(jì)。

          供貨信息

          現(xiàn)在可以提供支持533 MHz DDR3存儲(chǔ)器帶寬的Altera® Stratix III FPGA。

          



        評(píng)論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 新乐市| 杭州市| 开远市| 宁化县| 曲麻莱县| 伽师县| 望江县| 新田县| 镇康县| 徐水县| 舟山市| 雷山县| 汽车| 抚松县| 集贤县| 北票市| 颍上县| 海淀区| 冕宁县| 安阳市| 浦江县| 阳城县| 尼木县| 德庆县| 浦东新区| 屯门区| 磐安县| 芒康县| 海安县| 玉溪市| 克山县| 义马市| 同德县| 大连市| 云霄县| 沅江市| 丽江市| 马龙县| 施甸县| 开远市| 汕头市|