基于FPGA的行人檢測系統設計,實現智能視頻監控
項目設計目標:
對于視頻圖像,我們采用以下兩個性能指標來統計檢測系統的性能:
1、虛警率:所有幀內圖像發生錯檢的非行人窗口數目總和/所有幀內檢測窗口數目總和;
2、檢測率:所有幀內圖像檢測正確的行人窗口數目總和/所有幀內檢測窗口數目總和
本系統的設計目標是實現實時檢測,并且在復雜的圖像背景條件下,達到高檢測率和低虛警率。
三、實驗資源:
(1)實驗平臺
FPGA開發平臺以及相應的JTAG調試和開發工具
目標平臺為Xilinx Virtex –V5開發平臺,原因如下:本項目屬于數字通信和高速電路領域,可以用在航空和軍事領域,需要硬件處理平臺具有較高的處理速度和豐富的邏輯資源,Xilinx-V5平臺是目前Xilinx公司推出的最新FPGA開發平臺,核心FPGA芯片的數據處理能力可達到3.1G,可實現高速數字信號的串并變換、時鐘處理、延遲處理等邏輯功能。
(2)測試設備:
包括直流穩壓電源、萬用表
(3)仿真、開發工具:
包括Opencv、ModelSim、Xilinx ISE等。
推薦閱讀:30例經典檢測、監測、監控系統完整解決方案,從實際應用需求出發
評論