新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 解析高速ADC和DAC與FPGA的配合使用

        解析高速ADC和DAC與FPGA的配合使用

        作者: 時間:2014-08-12 來源:網絡 收藏

          通常情況下,這些數字接口采用的是并行LVDS總線,這樣它們會占用許多的 I/O管腳,但是,并行接口的延遲最小,并且由于它們使用差分信號傳遞方式,也可以降低輻射噪聲,這在高性能系統中是非常重要的。

        本文引用地址:http://www.104case.com/article/256789.htm

          收到發出的4個數據流,你可能想知道在內部是如何處理數據的,在許多應用中,包括通信處理器和射電天文,都使用的一個常用的方法是使用組合或者分離的FFT結構,如下面兩個圖所示:

          

         

          使用4個128點的FFT流水線,加上旋轉因子和1個并行4點FFT,組合成512點的FFT

          

         

          分離512點FFT,與組合FFT相反。與組合FFT不同的是,在前兩個階段,對高速輸入有一個重組的操作

          因為這些真實的數據樣本,你將需要尋找一個優化的方法以便于在FFT結構中對這些數據進行處理,高效的、大FFT的實現是一個復雜的研究領域,但是在FFT之前,許多應用使用加權疊接相加(WOLA)結構來改善頻譜泄漏。下面兩個圖顯示了使用一個矩形窗口的普通FFT和使用WOLA的FFT的行為對比:

          

         

          使用普通FFT矩形窗口的相鄰信道

          

         

          使用WOLA方法的相鄰信道,顯示了更少的頻譜泄漏

          然后,根據應用的需求,對這些合成的FFT數據進行后處理。

        fpga相關文章:fpga是什么



        上一頁 1 2 下一頁

        關鍵詞: ADC DAC FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 色达县| 綦江县| 获嘉县| 屏南县| 历史| 黄山市| 壤塘县| 蓝田县| 兴业县| 全州县| 康乐县| 叶城县| 青河县| 呼图壁县| 那曲县| 易门县| 沅江市| 济阳县| 绥芬河市| 南召县| 卓资县| 明星| 喀喇| 赫章县| 顺昌县| 克拉玛依市| 页游| 湖口县| 彰化县| 颍上县| 仲巴县| 乐亭县| 荔浦县| 那曲县| 寿阳县| 左权县| 阿鲁科尔沁旗| 湖南省| 炎陵县| 中方县| 平原县|