新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于Avalon總線接口的UPFC控制器IP核設計

        基于Avalon總線接口的UPFC控制器IP核設計

        作者: 時間:2012-09-08 來源:網絡 收藏

        3 系統驗證
        使用Quartus5.1對的Verilog程序進行綜合時,可選用Altera公司的CycloneIIEP2C35評估板。該板有33216個邏輯單元,105個M4k存儲模塊,35個18×18乘法單元,4個PLL和475個I/O腳。在Quartus 中編譯通過,即可利用波形編輯器對其進行功能仿真。圖3是其功能仿真波形。實際上,Quartus提供有嵌入式邏輯分析儀SignalTap II,可以對輸出信號進行實時測試。在實際監測中,通過SignalTap II可將測得的樣本信號暫存于目標器件的嵌入式RAM中,然后通過器件的JTAG端口和USB Blaster下載線將采得的信息傳出,并送入主機進行分析。圖4為輸出的實際波形圖。


        4 結束語
        本UPFC控制器IP能使輸出正弦波頻率跟電網頻率保持一致,且輸出正弦波的幅值和相位可根據需要進行調節;輸出的三角載波的頻率、幅值和相位保持不變。同時,將UPFC控制器IP核和Nios II相結合還可提高系統的抗干擾能力。  


        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 余姚市| 乐清市| 鹿邑县| 衡东县| 浠水县| 武安市| 长治市| 曲阳县| 揭西县| 扬中市| 遂昌县| 洞头县| 长乐市| 南靖县| 红桥区| 察哈| 永年县| 堆龙德庆县| 海淀区| 江达县| 沿河| 枣阳市| 栾城县| 乐至县| 永嘉县| 崇信县| 汝南县| 石泉县| 朝阳县| 北碚区| 紫阳县| 五寨县| 永丰县| 毕节市| 新和县| 东平县| 景洪市| 宝鸡市| 宾川县| 且末县| 临洮县|