新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于Avalon總線接口的UPFC控制器IP核設計

        基于Avalon總線接口的UPFC控制器IP核設計

        作者: 時間:2012-09-08 來源:網絡 收藏

        3 系統驗證
        使用Quartus5.1對的Verilog程序進行綜合時,可選用Altera公司的CycloneIIEP2C35評估板。該板有33216個邏輯單元,105個M4k存儲模塊,35個18×18乘法單元,4個PLL和475個I/O腳。在Quartus 中編譯通過,即可利用波形編輯器對其進行功能仿真。圖3是其功能仿真波形。實際上,Quartus提供有嵌入式邏輯分析儀SignalTap II,可以對輸出信號進行實時測試。在實際監測中,通過SignalTap II可將測得的樣本信號暫存于目標器件的嵌入式RAM中,然后通過器件的JTAG端口和USB Blaster下載線將采得的信息傳出,并送入主機進行分析。圖4為輸出的實際波形圖。


        4 結束語
        本UPFC控制器IP能使輸出正弦波頻率跟電網頻率保持一致,且輸出正弦波的幅值和相位可根據需要進行調節;輸出的三角載波的頻率、幅值和相位保持不變。同時,將UPFC控制器IP核和Nios II相結合還可提高系統的抗干擾能力。  


        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 顺昌县| 天门市| 满洲里市| 启东市| 班玛县| 和林格尔县| 嘉义县| 蓝山县| 甘孜| 遂宁市| 丰顺县| 连城县| 青浦区| 昌江| 平山县| 益阳市| 盖州市| 罗甸县| 安徽省| 尖扎县| 东台市| 洪雅县| 藁城市| 兴国县| 南华县| 阳原县| 德清县| 浦城县| 九江县| 清水县| 容城县| 宝坻区| 滨州市| 米易县| 梧州市| 岳西县| 上虞市| 敖汉旗| 澄江县| 洪江市| 昌图县|