新聞中心

        EEPW首頁 > 電源與新能源 > 設計應用 > 基于FPGA的新型脈沖電源控制系統

        基于FPGA的新型脈沖電源控制系統

        作者: 時間:2012-03-11 來源:網絡 收藏
         (3) 觸發模塊TRIGALERT.VHD
        這個模塊輸入端口設置為:復位RESET,觸發TRIG(周期為2s,脈寬為10us),時鐘(0.1us), 4MS(4ms)。在觸發允許的情況下,輸出信號為1,開始計數,如果沒有觸發就一直延續至1.8S,有觸發就調用計數器10US,脈寬延續為10us,等1.8S結束后輸出信號變為0,結束了一次觸發過程。
          (4) 脈沖模塊WAVEGEN .VHD
        本模塊主要產生充電和放電脈沖。放電脈沖波形近似正弦波,振蕩頻率約454HZ(2.2ms); 充電脈沖與放電脈沖之間間隔延時4 ms。遙控狀態下可調參數為正峰、負峰幅度,觸發延時Td及間隔時間Tb,觸發模式設置序列(即正峰、負峰的序列),一個周期內的波形個數最多為12個。Tb的調節范圍為200ms-400ms,Td的調節范圍為0-20ms,步長為0.1us 。該模塊根據上位機送的模式序列及相關約定計算出各波形觸發時間間隔即負峰到正峰T12、正峰到負峰T23、負峰到負峰T34等,在觸發允許時,即送出相應的波形。
          (5) 數據處理模塊DATA-DISPOSAL.VHD
        這個模塊是系統的核心模塊,主要承擔處理數據的任務,其它模塊都與此相互通訊。

        4 系統功能實現

          通過XILINX 的EDA工具軟件FOUDATION的設計及仿真實現,這套系統能夠滿足設計要求,可以實現多種脈沖工作模式,并且系統運行穩定可靠。

        參 考 文 獻

        [1] 徐志軍等. CPLD/的開發與應用. 北京:電子工業出版社,2002.1. 
        [2] 侯泊亨等. 硬件描述語言及數字邏輯電路設計. 西安:西安電子科技大學出版社,1999
        [3] XILINX Foundation Series 2.1i 設計指南. 北京:清華大學電子工程系Xilinx培訓中心,1999.9 .

        上一頁 1 2 3 下一頁

        關鍵詞: FPGA VHDL 脈沖電源

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 枝江市| 黑水县| 上蔡县| 疏勒县| 郧西县| 临清市| 抚远县| 普兰县| 南宁市| 华安县| 仁寿县| 屯门区| 忻城县| 罗源县| 莎车县| 河间市| 湘乡市| 崇左市| 桐梓县| 鄂尔多斯市| 津南区| 商丘市| 自贡市| 什邡市| 尉犁县| 叙永县| 修武县| 颍上县| 富顺县| 佳木斯市| 抚远县| 府谷县| 凤凰县| 辽阳市| 石景山区| 遂平县| 阿克苏市| 诸暨市| 日喀则市| 鄂托克旗| 四川省|