新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > H.264/AVC中CAVLC編碼器的硬件設計實現

        H.264/AVC中CAVLC編碼器的硬件設計實現

        作者: 時間:2010-09-18 來源:網絡 收藏

          2.2 level編碼的優化實現

          非零系數級編碼是編碼中復雜度最高、計算量最大、編碼延時最長的部分也是高速、高效運行的瓶頸之一。根據的level解碼步驟[6]可設計出相應的編碼流程,如圖3所示。

        H.264/AVC中CAVLC編碼器的硬件設計實現

          (1)初始化suffixlength為0,如果TC>10,并且T13,則初始化為1。

          (2)計算中間變量levelcode[i]:

        H.264/AVC中CAVLC編碼器的硬件設計實現



        關鍵詞: H.264 AVC CAVLC 編碼器

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 兴宁市| 巴彦淖尔市| 岐山县| 岗巴县| 云梦县| 仙桃市| 宁乡县| 会同县| 昔阳县| 双峰县| 鹤庆县| 柏乡县| 崇州市| 峨边| 阜新市| 雷州市| 潜江市| 鹤山市| 汕头市| 滨州市| 南阳市| 改则县| 彝良县| 康马县| 宜兰县| 洛南县| 中江县| 光泽县| 怀来县| 灵武市| 遵义县| 沙洋县| 青阳县| 富蕴县| 临清市| 惠水县| 博爱县| 静乐县| 惠安县| 苍溪县| 永福县|