新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > H.264/AVC中CAVLC編碼器的硬件設計實現

        H.264/AVC中CAVLC編碼器的硬件設計實現

        作者: 時間:2010-09-18 來源:網絡 收藏

          2.2 level編碼的優化實現

          非零系數級編碼是編碼中復雜度最高、計算量最大、編碼延時最長的部分也是高速、高效運行的瓶頸之一。根據的level解碼步驟[6]可設計出相應的編碼流程,如圖3所示。

        H.264/AVC中CAVLC編碼器的硬件設計實現

          (1)初始化suffixlength為0,如果TC>10,并且T13,則初始化為1。

          (2)計算中間變量levelcode[i]:

        H.264/AVC中CAVLC編碼器的硬件設計實現



        關鍵詞: H.264 AVC CAVLC 編碼器

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 始兴县| 漠河县| 罗田县| 丰宁| 玛曲县| 农安县| 天门市| 兴安县| 广河县| 万全县| 龙泉市| 临清市| 泰州市| 民县| 广德县| 林口县| 密山市| 镇原县| 巴南区| 万安县| 孙吴县| 二手房| 四川省| 东乡县| 墨江| 夏津县| 格尔木市| 滨州市| 正宁县| 哈尔滨市| 鄂托克前旗| 三江| 抚州市| 绥江县| 偏关县| 珲春市| 南城县| 神农架林区| 贡嘎县| 玉门市| 富川|