新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 如何保護FPGA輸入端的齊納二極管

        如何保護FPGA輸入端的齊納二極管

        作者: 時間:2011-07-01 來源:網絡 收藏
        雖然5V電源邏輯在很多應用中仍很常見,但大多數都支持3.3V以及更低的接口電平。應用說明通常建議,當把一只連接到較高電壓電平時,FPGA的I/O塊中要用PCI(外設部件互連)總線箝位二極管,并外接一只串聯限流電阻,以防止損壞FPGA(圖1)。PCI箝位二極管會將電壓限制在不致損壞輸入端的電平,而電阻則將電流限制在一個不會損害PCI箝位二極管的安全水平。這種方案在低速信號的設計中工作良好。

          不過,當將此方案用于較高速率信號時,寄生RC濾波器的效應就會使信號失真(圖2)。FPGA應用說明中的電路需要做個變動,無需重新設計PCB(印刷電路板)就可以完成這個變動。本例用一只替代了電阻,用于轉換信號電平,而不會造成明顯的失真(圖3)。與PCI箝位二極管和內部上拉電阻一起工作,設定了輸入端的電壓電平。

          要設定輸入端的靜態電平,必須使能FPGA的內部上拉電阻,以防止當輸入端持續為高時,PCI箝位二極管被過度驅動。上拉電阻的電流小于的額定電流。另外,低壓齊納二極管的雪崩IV(電流-電壓)曲線中還有圓滑的“拐點”(knee)。

          此曲線表明齊納電壓低于額定值,因此需要使用一個較高電壓的齊納二極管。二極管還應有小的電容。Comchip公司的CZRU52C3是一只3V的齊納二極管,它能正常工作,使電路電壓降低2V(圖4)。

          齊納二極管中的某些寄生效應會給波形帶來其他失真。二極管有寄生電容,它使二極管開始看似與5V驅動器的信號沿有一個短路。FPGA管腳會看到一個大約10 ns的高壓過沖,快速地衰減到輸入腳的額定電平。管腳電容與下拉電阻的RC時間常數產生一個到最終值的較慢下降,速率由齊納二極管和下拉電阻所決定。圖5給出了前沿的詳圖。



        關鍵詞: FPGA 齊納二極管

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 永靖县| 昆明市| 元谋县| 康保县| 枣庄市| 睢宁县| 牡丹江市| 阿拉善盟| 万盛区| 白城市| 淮北市| 祁东县| 梅州市| 镇康县| 黔南| 车险| 墨玉县| 开阳县| 和硕县| 杂多县| 合山市| 南充市| 星子县| 包头市| 伊宁市| 浪卡子县| 宜宾县| 东兰县| 太仆寺旗| 互助| 鄱阳县| 乌鲁木齐县| 泸水县| 无锡市| 玉林市| 台南市| 曲沃县| 伊春市| 贺州市| 崇州市| 景洪市|