新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > Altera 選擇賽普拉斯的高容量QDR?II 和 QDRII+ SRAM器件用于28 納米 Stratix V FPGA 開發套件

        Altera 選擇賽普拉斯的高容量QDR?II 和 QDRII+ SRAM器件用于28 納米 Stratix V FPGA 開發套件

        作者: 時間:2011-10-24 來源:網絡 收藏

        2011 年 10 月 24日,北京訊,加州圣何塞訊—— 領域的業界領先者半導體公司(納斯達克股票代碼:CY)日前宣布,Altera 已在其 28 納米 Stratix? V GX 開發套件中選用的 Quad Data Rate? II (QDR?II) 和 QDRII+ 使 Stratix V 開發套件能夠實現高達 100 Gbps 的線路速率。

        Stratix V GX 開發套件可提供完整的設計環境,有助于啟動 Altera 高性能 28 納米 FPGA 的開發工作,從而充分滿足諸如網絡線路卡、高級 LTE 基站、高端射頻卡和軍用雷達等各種不同應用的需求。該套件可幫助設計人員采用最新協議 (PCIe? Gen3) 和存儲器子系統(包括 DDR3、QDRII 和 QDRII+ 等)開發并測試 Stratix V GX FPGA。Stratix V GX FPGA 開發板上 4.5-MB 的 QDRII+ 存儲器可通過器件的硬存儲器控制器連接到 FPGA,從而實現最高性能和最低延遲。如欲了解有關 Stratix V 系列的更多詳情,敬請訪問網址:www.altera.com/stratixv。

        QDRII+ 器件采用 On-Die Termination (ODT) 技術,不僅能顯著提高信號完整性,降低系統成本,而且還消除了采用外部終端電阻的麻煩,從而可大幅節省板卡空間。上述器件的容量高達 144 Mbit,速率則達 550 MHz。如果選擇可選的突發為 4,則 144-Mbit QDRII+ 能實現每秒 5.5 億次的事務處理,工作循環延遲為 2.5;如果突發為 2,則每秒能實現高達 6.66 億次的事務處理,達到目前業界最高的存儲器接口性能。65 納米的 SRAM 理想適用于眾多網絡應用,如核心和邊緣路由器、固定和模塊化以太網交換機、3G 基站和安全路由器等。此外,上述器件還可顯著提升醫療成像和軍用信號處理系統的性能。

        Altera 負責高端產品業務的高級市場經理 Bernhard Friebe 指出:“賽普拉斯的 QDRII 和 QDRII+ 可提供目前高性能網絡解決方案所需的高速度、高容量和低延遲性能。我們的 Stratix V FPGA 可支持諸如 QDRII 和 QDRII+ 等最新存儲器技術,能幫助客戶最大限度地實現其終端系統的能力。”

        賽普拉斯同步 SRAM 業務部的高級總監 Sudhir Gopalswamy 指出:“Stratix V FPGA 可將網絡性能逐步提升到前所未有的全新高度。我們非常高興能推出高性能的存儲器技術,幫助客戶充分利用技術進步帶來的優勢。”



        關鍵詞: SRAM 賽普拉斯 FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 延长县| 香港 | 绥芬河市| 上虞市| 南开区| 陆丰市| 偏关县| 济阳县| 武乡县| 重庆市| 鄂伦春自治旗| 思茅市| 宁夏| 海晏县| 南通市| 广丰县| 蓬安县| 耒阳市| 横峰县| 黑河市| 汤原县| 申扎县| 蕲春县| 镇江市| 富川| 嘉鱼县| 涟水县| 琼中| 宜春市| 东乌| 兖州市| 临夏县| 扶沟县| 崇文区| 武宣县| 类乌齐县| 鹤岗市| 宜丰县| 九寨沟县| 彩票| 体育|