新聞中心

        EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 介紹單片機(jī)硬件抗干擾經(jīng)驗(yàn)

        介紹單片機(jī)硬件抗干擾經(jīng)驗(yàn)

        作者: 時(shí)間:2012-08-01 來(lái)源:網(wǎng)絡(luò) 收藏

        三、降低噪聲與電磁干擾的經(jīng)驗(yàn)。

        能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。

        串一個(gè)電阻的辦法,降低控制電路上下沿跳變速率。

        盡量為繼電器等提供某種形式的阻尼。

        使用滿(mǎn)足系統(tǒng)要求的最低頻率時(shí)鐘。

        時(shí)鐘產(chǎn)生器盡量靠近到用該時(shí)鐘的器件。石英晶體振蕩器外殼要接地。

        用地線(xiàn)將時(shí)鐘區(qū)圈起來(lái),時(shí)鐘線(xiàn)盡量短。

        I/O驅(qū)動(dòng)電路盡量靠近印刷板邊,讓其盡快離開(kāi)印刷板。對(duì)進(jìn)入印制板的信號(hào)要加濾波,從高噪聲區(qū)來(lái)的信號(hào)也要加濾波,用串終端電阻的辦法,減小信號(hào)反射。

        MCD無(wú)用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

        閑置不用的門(mén)電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。 (10) 印制板盡量使用45折線(xiàn)而不用90折線(xiàn)布線(xiàn)以減小高頻信號(hào)對(duì)外的發(fā)射與耦合。

        印制板按頻率和電流開(kāi)關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠(yuǎn)。

        單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線(xiàn)、地線(xiàn)盡量粗,經(jīng)濟(jì)是能承受的話(huà)用多層板以減小電源,地的容生電感。

        時(shí)鐘、總線(xiàn)、片選信號(hào)要遠(yuǎn)離I/O線(xiàn)和接插件。

        模擬電壓輸入線(xiàn)、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線(xiàn),特別是時(shí)鐘。

        對(duì)A/D類(lèi)器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交叉。

        時(shí)鐘線(xiàn)垂直于I/O線(xiàn)比平行I/O線(xiàn)干擾小,時(shí)鐘元件引腳遠(yuǎn)離I/O電纜。

        元件引腳盡量短,去耦電容引腳盡量短。

        關(guān)鍵的線(xiàn)要盡量粗,并在兩邊加上保護(hù)地。高速線(xiàn)要短要直。

        對(duì)噪聲敏感的線(xiàn)不要與大電流,高速開(kāi)關(guān)線(xiàn)平行。

        石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線(xiàn)。

        弱信號(hào)電路,低頻電路周?chē)灰纬呻娏鳝h(huán)路。

        信號(hào)都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。

        每個(gè)集成電路一個(gè)去耦電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容。

        用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲(chǔ)能電容。使用管狀電容時(shí),外殼要接地。


        上一頁(yè) 1 2 3 下一頁(yè)

        評(píng)論


        相關(guān)推薦

        技術(shù)專(zhuān)區(qū)

        關(guān)閉
        主站蜘蛛池模板: 乐陵市| 张家港市| 崇州市| 武强县| 华亭县| 白水县| 微山县| 高台县| 木兰县| 华蓥市| 伽师县| 松原市| 海伦市| 庆元县| 鄢陵县| 荆州市| 雷山县| 正安县| 年辖:市辖区| 邵阳县| 台山市| 永兴县| 临安市| 斗六市| 盐源县| 尤溪县| 历史| 高淳县| 通道| 梁山县| 延川县| 太湖县| 离岛区| 信丰县| 甘德县| 深泽县| 绍兴县| 巴南区| 汉源县| 山丹县| 阿图什市|