新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 電子類常見筆試試題

        電子類常見筆試試題

        作者: 時間:2011-06-12 來源:網絡 收藏

        一、
        1、基爾霍夫定理的內容是什么?(仕蘭微電子)
        基爾霍夫電流定律是一個電荷守恒定律,即在一個電路中流入一個節點的電荷與流出同一個節點的電荷相等.基爾霍夫電壓定律是一個能量守恒定律,即在一個回路中回路電壓之和為零.

        2、平板電容公式(C=εS/4πkd)。(未知)

        3、最基本的如三極管曲線特性。(未知)

        4、描述反饋電路的概念,列舉他們的應用。(仕蘭微電子)

        5、負反饋種類(電壓并聯反饋,電流串聯反饋,電壓串聯反饋和電流并聯反饋);負反饋的優點(降低的增益靈敏度,改變輸入電阻和輸出電阻,改善的線性和非 線性失真,有效地擴展的通頻帶,自動調節作用)(未知)

        6、放大電路的頻率補償的目的是什么,有哪些方法?(仕蘭微電子)

        7、頻率響應,如:怎么才算是穩定的,如何改變頻響曲線的幾個方法。(未知)

        8、給出一個查分運放,如何相位補償,并畫補償后的波特圖。(凹凸)

        9、基本放大電路種類(電壓放大器,電流放大器,互導放大器和互阻放大器),優缺點,特別是廣泛采用差分結構的原因。(未知)

        10、給出一差分電路,告訴其輸出電壓Y 和Y-,求共模分量和差模分量。(未知)

        11、畫差放的兩個輸入管。(凹凸)

        12、畫出由運放構成加法、減法、微分、積分運算的電路原理圖。并畫出一個晶體管級的 運放電路。(仕蘭微電子)

        13、用運算放大器組成一個10倍的放大器。(未知)

        14、給出一個簡單電路,讓你分析輸出電壓的特性(就是個積分電路),并求輸出端某點 的rise/fall時間。(Infineon筆試試題)

        15、電阻R和電容C串聯,輸入電壓為R和C之間的電壓,輸出電壓分別為C上電壓和R上電壓,要求制這兩種電路輸入電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低通濾波器。當RCq,還有 clock的delay,寫出決定最大時鐘的因素,同時給出表達式。(威盛VIA 2003.11.06 上海筆試試題)

        18、說說靜態、動態時序模擬的優缺點。(威盛VIA 2003.11.06 上海筆試試題)

        19、一個四級的Mux,其中第二級信號為關鍵信號 如何改善timing。(威盛VIA2003.11.06 上海筆試試題)

        20、給出一個門級的圖,又給了各個門的傳輸延時,問關鍵路徑是什么,還問給出輸入,使得輸出依賴于關鍵路徑。(未知)

        21、邏輯方面數字電路的卡諾圖化簡,時序(同步異步差異),觸發器有幾種(區別,優點),全加器等等。(未知)

        22、卡諾圖寫出邏輯表達使。(威盛VIA 2003.11.06 上海筆試試題)

        23、化簡F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)

        24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (Vout-Vin) And also explain the operation region of PMOS and NMOS for each segment of the transfer curve? (威盛筆試題circuit design-beijing-03.11.09)

        25、To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOS and NMOS and explain?

        26、為什么一個標準的倒相器中P管的寬長比要比N管的寬長比大?(仕蘭微電子)

        27、用mos管搭出一個二輸入與非門。(揚智電子筆試)

        28、please draw the transistor level schematic of a cmos 2 input AND gate and explain which input has faster response for output rising edge.(less delay time)。(威盛筆試題circuit design-beijing-03.11.09)

        29、畫出NOT,NAND,NOR的符號,真值表,還有transistor level的電路。(Infineon筆試)

        30、畫出CMOS的圖,畫出tow-to-one mux gate。(威盛VIA 2003.11.06 上海筆試試題)

        31、用一個二選一mux和一個inv實現異或。(飛利浦-大唐筆試)

        32、畫出Y=A*B C的cmos電路圖。(科廣試題)

        33、用邏輯們和cmos電路實現ab cd。(飛利浦-大唐筆試)

        34、畫出CMOS電路的晶體管級電路圖,實現Y=A*B C(D E)。(仕蘭微電子)

        35、利用4選1實現F(x,y,z)=xz yz’。(未知)

        36、給一個表達式f=xxxx xxxx xxxxx xxxx用最少數量的與非門實現(實際上就是化簡)。

        37、給出一個簡單的由多個NOT,NAND,NOR組成的原理圖,根據輸入波形畫出各點波形。(Infineon筆試)

        38、為了實現邏輯(A XOR B)OR (C AND D),請選用以下邏輯中的一種,并說明為什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)

        39、用與非門等設計全加法器。(華為)

        40、給出兩個門電路讓你分析異同。(華為)

        41、用簡單電路實現,當A為輸入時,輸出B波形為…(仕蘭微電子)

        42、A,B,C,D,E進行投票,多數服從少數,輸出是F(也就是如果A,B,C,D,E中1的個數比0 多,那么F輸出為1,否則F為0),用與非門實現,輸入數目沒有限制。(未知)

        43、用波形表示D觸發器的功能。(揚智電子筆試)

        44、用傳輸門和倒向器搭一個邊沿觸發器。(揚智電子筆試)

        45、用邏輯們畫出D觸發器。(威盛VIA 2003.11.06 上海筆試試題)

        46、畫出DFF的結構圖,用verilog實現之。(威盛)

        47、畫出一種CMOS的D鎖存器的電路圖和版圖。(未知)

        48、D觸發器和D鎖存器的區別。(新太硬件面試)

        49、簡述latch和filp-flop的異同。(未知)

        50、LATCH和DFF的概念和區別。(未知)

        51、latch與register的區別,為什么現在多用register.行為級描述中latch如何產生的。(南山之橋)

        52、用D觸發器做個二分顰的電路.又問什么是狀態圖。(華為)

        53、請畫出用D觸發器實現2倍分頻的邏輯電路?(漢王筆試)

        54、怎樣用D觸發器、與或非門組成二分頻電路?(東信筆試)

        55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分頻?

        56、用filp-flop和logic-gate設計一個1位加法器,輸入carryin和current-stage,輸出carryout和next-stage. (未知)

        57、用D觸發器做個4進制的計數。(華為)

        58、實現N位Johnson Counter,N=5。(南山之橋)

        59、用你熟悉的設計方式設計一個可預置初值的7進制循環計數器,15進制的呢?(仕蘭微電子)

        60、數字電路設計當然必問Verilog/VHDL,如設計計數器。(未知)

        61、BLOCKING NONBLOCKING 賦值的區別。(南山之橋)

        62、寫異步D觸發器的verilog module。(揚智電子筆試)
        module dff8(clk , reset, d, q);
        input clk;
        input reset;
        input [7:0] d;
        output [7:0] q;
        reg [7:0] q;
        always @ (posedge clk or posedge reset)
        if(reset)
        q = 0;
        else
        q = d;
        endmodule

        63、用D觸發器實現2倍分頻的Verilog描述? (漢王筆試)
        module divide2( clk , clk_o, reset);
        input clk , reset;
        output clk_o;
        wire in;
        reg out ;
        always @ ( posedge clk or posedge reset)
        if ( reset)
        out = 0;
        else
        out = in;
        assign in = ~out;
        assign clk_o = out;
        endmodule

        64、可編程邏輯器件在現代電子設計中越來越重要,請問:a) 你所知道的可編程邏輯器件有哪些? b) 試用VHDL或VERILOG、ABLE描述8位D觸發器邏輯。(漢王筆試)
        PAL,PLD,CPLD,FPGA。
        module dff8(clk , reset, d, q);
        input clk;
        input reset;
        input d;
        output q;
        reg q;
        always @ (posedge clk or posedge reset)
        if(reset)
        q = 0;
        else
        q = d;
        endmodule

        65、請用HDL描述四位的全加法器、5分頻電路。(仕蘭微電子)

        66、用VERILOG或VHDL寫一段代碼,實現10進制計數器。(未知)

        67、用VERILOG或VHDL寫一段代碼,實現消除一個glitch。(未知)

        68、一個狀態機的題目用verilog實現(不過這個狀態機畫的實在比較差,很容易誤解的)。(威盛VIA 2003.11.06 上海筆試試題)

        69、描述一個交通信號燈的設計。(仕蘭微電子)

        70、畫狀態機,接受1,2,5分錢的賣報機,每份報紙5分錢。(揚智電子筆試)

        71、設計一個自動售貨機系統,賣soda水的,只能投進三種硬幣,要正確的找回錢數。(1)畫出fsm(有限狀態機);(2)用verilog編程,語法要符合fpga設計的要求。(未知)

        72、設計一個自動飲料售賣機,飲料10分錢,硬幣有5分和10分兩種,并考慮找零:(1)畫出fsm(有限狀態機);(2)用verilog編程,語法要符合fpga設計的要求;(3)設計工程中可使用的工具及設計大致過程。(未知)

        73、畫出可以檢測10010串的狀態圖,并verilog實現之。(威盛)

        74、用FSM實現101101的序列檢測模塊。(南山之橋)
        a為輸入端,b為輸出端,如果a連續輸入為1101則b輸出為1,否則為0。例如a: 0001100110110100100110
        b: 0000000000100100000000
        請畫出state machine;請用RTL描述其state machine。(未知)

        75、用verilog/vddl檢測stream中的特定字符串(分狀態用狀態機寫)。(飛利浦-大唐筆試)

        76、用verilog/vhdl寫一個fifo控制器(包括空,滿,半滿信號)。(飛利浦-大唐筆試)

        77、現有一用戶需要一種集成

        晶體管相關文章:晶體管工作原理


        電荷放大器相關文章:電荷放大器原理
        晶體管相關文章:晶體管原理

        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 朝阳县| 顺平县| 桑日县| 万源市| 丰镇市| 清涧县| 枝江市| 大埔区| 太保市| 镇平县| 南康市| 田阳县| 东方市| 望江县| 柘城县| 松滋市| 潍坊市| 石林| 广南县| 分宜县| 保定市| 平度市| 静乐县| 进贤县| 尼勒克县| 莱州市| 台东市| 松江区| 莎车县| 灵石县| 许昌市| 昂仁县| 漾濞| 利津县| 嵊泗县| 余江县| 包头市| 霸州市| 西乌珠穆沁旗| 类乌齐县| 巴塘县|