新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 接地問題與回答

        接地問題與回答

        作者: 時間:2012-03-26 來源:網絡 收藏
        是如果低于幾百毫伏,對于TTL和CMOS邏輯通常是可以接受 的。假如你的ADC有單端ECL輸出,你就需 要在每一個數字門上加一個推挽門,即起平衡和補償輸出的作用。把這些門電路封裝塊地線 引 到模擬平面,并且用差分方式連接邏輯信號接口。在另一端使用一個差分線路接收器, 將 它的端接到數字平面上。模擬接地平面和數字接地平面之間的噪聲是共模信號,它 們的大 多數將在差分線路接收器的輸出端被衰減抑制掉。你可以把同樣方法用于TTL和CMOS,但它 們通常有足夠的噪聲容限,所以不需要差分傳輸。

          但是你說過的一件事使我大感憂慮。通常把ADC輸出直接連到有噪聲的數據總線上,是很 輕率的作法。總線噪聲經過內部寄生電容耦合可能返回ADC模擬輸入端。寄生電容從0?1到0 ?5 p F。如果把ADC輸出直接連到靠近ADC的中間緩沖鎖存器就要好得多(見圖12?2)。緩沖鎖存器 地線接到數字接地平面上,所以它的輸出邏輯電平和系統其余部分的邏輯電平兼容。

          

        接地問題與回答
        問:我現在明白了。但究竟為什么你不把ADC的所有地線引腳都稱作模擬地(AGND)?這樣就不會先出現這些問題。

          答:假如新來的檢查人員用一只歐姆表,看一看它們在封裝體內部是否連在一起 。這種做法多半會被拒絕,因為集成電路可能會被燒。另外存在一個慣例,我們必須把這些 引腳做標記,以便指示它們的真實功能,而不是像我們想象的那樣。

          問:好!我不去做你剛才的試驗了?,F在討論一個問題。我有一個同事,他設計了 一個模擬地和數字地獨立的系統,他把模擬地引腳接到模擬接地平面,把數字地引腳 接到 數字接地平面上,他說系統工作得很好,怎么解釋這件事?

          答:首先,你按照未被推薦的方法去做,并不一定意味著你能一時僥幸成功,有 時你會陷入虛假的安全感(這就是鮮為人知的Murphy定律),有些ADC對于模擬地與數字 地 引腳 之間的外部噪聲不敏感,你的同事偶然選到的可能就是這一種。如果要求我們對你的同事所 說的 “工作很好”的定義做考察,可能還會有其它的解釋。然而ADC的制造廠家指出,在那種工 作條件下ADC的技術指標得不到保證。像ADC那樣復雜器件要在所有工作條件下進行試驗是不 現實的,特別是在不是首先推薦的那些條件下!你的同事這次是僥幸的。假如這個做法在將 來的系統設計中繼續使用,你還是會相信Murphy定律最終會得到證實的。

          問:關于ADC接地的基本原理現在我已經懂了,但對于DAC應該怎樣接地呢 ?

          答:應用同樣的原則。DAC的模擬地引腳和數字地引腳連在一起并接到模擬接地平 面 上。如果DAC沒有輸入鎖存器,應該把驅動DAC的寄存器的基準和接地引腳接到模擬地以預 防數字噪聲耦合到模擬輸出端。

          問:對于含有ADC,DAC和DSP(例如ADSP?21msp50音頻處理器)的混合處理 芯片應該怎樣接地呢?

          答:應用同樣的原則。對于復雜的混合信號芯片,例如ADSP?21msp50,你決不能 把它僅看作是數字芯片!應該應用我們剛剛討論的同樣的原則。即使一個16位的Σ?ΔADC和 DAC的有效采樣速率僅僅為8 ksps,轉換器過采樣工作頻率仍然達到1 MHz。這種轉換器需要 一 個13 MHz的外部時鐘,而52 MHz的內部處理器時鐘是由一個鎖相環來產生的。正如你所看到 的,成功地應用這種器件需要懂得精密電路和高速電路的設計方法。

          問:這些器件對模擬電源和數字電源要求怎么樣?我究竟是買獨立的模擬電源和數 字電源,還是買相同的電源?

          答:這個問題實際上與數字電源的噪聲大小有關。例如ADSP?21msp50有獨立的+5 V 模擬電源引腳和+5 V數字電源引腳。



        關鍵詞: 接地

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 富民县| 上饶县| 永州市| 唐山市| 禄丰县| 南城县| 积石山| 景德镇市| 崇仁县| 黔东| 卢龙县| 河津市| 琼海市| 马山县| 梁河县| 平江县| 吴川市| 新野县| 开江县| 武隆县| 天长市| 平阳县| 肥乡县| 平罗县| 理塘县| 安徽省| 阿克陶县| 梁平县| 长治市| 双牌县| 屯门区| 邵武市| 内江市| 呼玛县| 赣州市| 扶沟县| 泸西县| 呼图壁县| 马山县| 孝感市| 彭州市|