新聞中心

        EEPW首頁 > EDA/PCB > 業界動態 > 更快更強!芯華章HuaPro-P1助力加特蘭新一代芯片產品設計驗證

        更快更強!芯華章HuaPro-P1助力加特蘭新一代芯片產品設計驗證

        作者: 時間:2022-02-10 來源: 收藏

        近日,科技正式宣布,CMOS毫米波雷達芯片開發的領導者達成合作,采用的高性能FPGA原型驗證系統產品-樺捷(),驗證新一代復雜芯片的設計。

        本文引用地址:http://www.104case.com/article/202202/431239.htm


        借助芯華章的自主軟件工具鏈,加特蘭可以一鍵完成ASIC設計到FPGA原型的分割和實現全流程,實現FPGA原型上的RTL級深度調試,從而達到全系統驗證的目的,縮短從設計驗證到軟件開發的迭代周期,更快與其客戶展開合作。


        近年來,隨著高性能、易開發、小型化成為毫米波雷達發展的熱點和趨勢,新興應用對傳感器的體積、功耗和成本提出了更高的要求。同時,隨著摩爾定律的持續演進,集成電路的復雜程度指數級上升,芯片驗證越來越深入地嵌入到集成電路產業當中,扮演著芯片破局支點的重要角色。尤其是伴隨SoC/ASIC設計規模不斷增大且結構愈加復雜,想要縮減開發周期,必須將系統軟件開發驗證和投前驗證并行,這更使得原型驗證的優勢凸顯。許多設計和驗證團隊也越來越傾向于使用原型驗證,以滿足產品面市的時間窗口。
        作為芯華章自主研發的高性能FPGA原型驗證系統,樺捷()已獲得8項專利授權,可基于自主設計的軟硬件方案,幫助SoC/ASIC芯片客戶實現設計原型的自動綜合、分割、優化、布線和調試,一鍵式自動化實現智能設計流程,有效減少用戶人工投入、縮短芯片驗證周期,為系統驗證和軟件開發提供大容量、高性能、自動實現、可調試、高可用的新一代智能硅前驗證系統。

        汽車產品總監劉洪泉:“在RTL代碼到FPGA原型實現過程中,設計分割、時序與功能等調試工作,會占據FPGA原型驗證工作比較大的比重。與傳統FPGA平臺相比,芯華章的樺捷()在可調試性和易用性上有顯著的提升,可以為我們提供多片FPGA的大容量系統,支持深度調試手段。經過測試,通過HuaPro 自動化工具的輔助,在P1上實現系統原型與傳統產品相比節約了三倍以上的時間,并保持了良好性能與穩定的運行,幫助我們加快整體的芯片設計周期。未來,我們將與芯華章保持長期合作,共同以最前沿的技術賦能復雜芯片設計,加快產品的上市速度,為全球用戶提供更高性能、更易使用和更低功耗的芯片產品?!?br/>
        芯華章科技研發副總裁陳蘭兵:“芯華章一直致力于為客戶提供創新性的技術解決方案,幫助尋找實現其設計要求的高效驗證路徑,以應對日益復雜的設計與建模帶來的艱巨挑戰。同時,EDA工具的研發也需要良好產業生態的推動,非常榮幸與銳意創新的加特蘭合作,通過交流更先進的市場需求,幫助我們快速進行產品迭代,并構建更強大的驗證解決方案。未來,我們將持續以用戶的需求為核心,提供更加創新、快速、可靠的解決方案,助力加特蘭充分發揮技術優勢,為自動駕駛技術發展提供助力?!?/section>



        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 松桃| 本溪| 嵩明县| 武川县| 山阴县| 开远市| 卫辉市| 米林县| 通州市| 茶陵县| 民丰县| 东兴市| 玉门市| 文化| 沈阳市| 依安县| 隆回县| 上思县| 万载县| 长葛市| 通州市| 勃利县| 达尔| 资兴市| 定兴县| 阜康市| 工布江达县| 吴堡县| 孟津县| 卓资县| 博白县| 同仁县| 汤阴县| 双柏县| 吴江市| 博兴县| 宜宾县| 甘孜| 都安| 集安市| 南城县|