新聞中心

        EEPW首頁 > 業界動態 > 嵌入式FPGA IP助力5G芯片快速上市

        嵌入式FPGA IP助力5G芯片快速上市

        作者:Mike Fitton 時間:2018-07-03 來源:電子產品世界 收藏

        作者 Mike Fitton

        本文引用地址:http://www.104case.com/article/201807/382661.htm

          展望未來十年,5G的發展將會使無線基礎設施將會變得更加無所不在,甚至還將與我們生活的方方面面更緊密地結合在一起。5G在繼續推進以前的蜂窩移動標準持續推動帶寬擴展這種范式的基礎上,還將推動一系列新的設備和應用模式的產生。

          盡管前景讓人興奮不已,但是5G對吞吐量、可靠性、普及性和邊緣計算的要求,正在為現有的通信基礎設備帶來巨大的、新的挑戰包括:

          1)對低延遲和更高數據吞吐量不斷增加的需求,使這些解決方案為了高效處理數據而轉向一種更加優化的數據流水線,例如傳輸時間間隔(TTI)這一重要的時間單位將從1 ms縮短到0.2 ms。

          2)應用模式和需求的不斷增加意味著不可能再是“一種模式打天下”,這將需要一種基于產品或技術組合的模式,也就是說需要在不同的部署模式間盡可能地實現設計重用的最大化,如從小基站到宏基站,再到Cloud RAN。

          3)特別需要的是用靈活性來滿足新的和未來出現的應用模式,更直白地說就是大家都期望這些解決方案應該做到面向未來不過時,可以適應來自最終客戶和運營商的新的和未預見到的需求。更進一步地說明就是:這種能夠可編程的、面向未來的解決方案可以支持改善上市時間。因而在ASIC或SoC流片之前不再必須完全固定設計,在規范最終確定時可能產生的變化將由可編程硬件的方式來應對。

        Achronix高度可編程的解決方案

          諸如的Speedcore? eFPGA()這類高度可編程的解決方案可為5G系統帶來更快的上市時間。例如,沒有必要把一款SoC的流片推遲到5G標準最終確立之后,后期發生的需求變化可以用軟件或者可編程硬件來解決。這是一種非常強大的優勢,可以用來面對5G早期部署中持續的、甚至不斷增加的壓力,以及一直不斷會發生的新標準融合。



        評論


        技術專區

        關閉
        主站蜘蛛池模板: 济源市| 洛阳市| 大丰市| 涞水县| 高邮市| 莱州市| 湟源县| 陆河县| 久治县| 娄烦县| 连平县| 德昌县| 科尔| 游戏| 盐山县| 朝阳市| 常山县| 温州市| 灌南县| 讷河市| 苍南县| 汪清县| 五寨县| 秀山| 保山市| 夏津县| 方山县| 岚皋县| 中江县| 扬州市| 宁强县| 莱西市| 宿州市| 海兴县| 邵东县| 鲁甸县| 门源| 榆树市| 信宜市| 梁河县| 霍城县|