新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于FPGA的水聲信號高速采集存儲系統的設計與實現

        基于FPGA的水聲信號高速采集存儲系統的設計與實現

        作者: 時間:2017-06-05 來源:網絡 收藏

        介紹了一種基于的水聲信號與存儲系統的設計與實現,給出了系統的總體方案,并對各部分硬件和軟件的設計進行了詳細描述。系統以作為數據的控制處理核心,以存儲容量達2 GB的大容量NAND型作為存儲介質。該系統主要由模塊、數據存儲模塊和RS-232串行通信模塊組成,具有穩定可靠、體積小、功耗低、存儲容量大等特點,實驗證明該系統滿足設計要求。

        基于的水聲信號高速采集存儲系統設計.pdf

        本文引用地址:http://www.104case.com/article/201706/349008.htm


        關鍵詞: 數據采集 Flash FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 敖汉旗| 昌图县| 江西省| 洛阳市| 惠东县| 宝山区| 额尔古纳市| 日照市| 屯留县| 通许县| 高州市| 安顺市| 乐清市| 谢通门县| 赣榆县| 利津县| 胶南市| 宜阳县| 平定县| 策勒县| 宁远县| 扶风县| 淳化县| 郸城县| 固阳县| 大邑县| 蒙阴县| 西宁市| 修水县| 乐至县| 青冈县| 雷州市| 边坝县| 延吉市| 汶川县| 五原县| 宝山区| 淮北市| 张家界市| 德阳市| 得荣县|