新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于FPGA的水聲信號高速采集存儲系統的設計與實現

        基于FPGA的水聲信號高速采集存儲系統的設計與實現

        作者: 時間:2017-06-05 來源:網絡 收藏

        介紹了一種基于的水聲信號與存儲系統的設計與實現,給出了系統的總體方案,并對各部分硬件和軟件的設計進行了詳細描述。系統以作為數據的控制處理核心,以存儲容量達2 GB的大容量NAND型作為存儲介質。該系統主要由模塊、數據存儲模塊和RS-232串行通信模塊組成,具有穩定可靠、體積小、功耗低、存儲容量大等特點,實驗證明該系統滿足設計要求。

        基于的水聲信號高速采集存儲系統設計.pdf

        本文引用地址:http://www.104case.com/article/201706/349008.htm


        關鍵詞: 數據采集 Flash FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 鲜城| 夏津县| 上高县| 开封市| 渝中区| 兰西县| 广丰县| 民县| 思茅市| 阿拉尔市| 福清市| 保康县| 册亨县| 象州县| 万载县| 峡江县| 漳浦县| 池州市| 永定县| 翼城县| 衡水市| 丹棱县| 枝江市| 鸡泽县| 宁陕县| 双鸭山市| 弥渡县| 大城县| 岐山县| 瑞安市| 米脂县| 左云县| 丹阳市| 汉中市| 水城县| 工布江达县| 博湖县| 保亭| 建宁县| 汉中市| 内丘县|