新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > ArterisIP推出Ncore 2.0 緩存一致性互連和Resilience套件,助力機器學習SoC 設計

        ArterisIP推出Ncore 2.0 緩存一致性互連和Resilience套件,助力機器學習SoC 設計

        作者: 時間:2017-04-14 來源:電子產品世界 收藏

          在剛剛過去的Linley Autonomous Hardware Conference 2017大會上,硅驗證商用系統(tǒng)級芯片互聯(lián) IP 的創(chuàng)新供應商 宣布推出 Ncore 2.0 緩存一致性 (Cache Coherent) 互連 IP 及可選配的Ncore Resilience 套件,用于加速和完善下一代自動駕駛系統(tǒng)和高級駕駛輔助系統(tǒng) (ADAS) 的設計開發(fā)。

        本文引用地址:http://www.104case.com/article/201704/346623.htm

          Ncore 是一款分布式異構緩存一致性互連IP(distributed heterogeneous cache coherent interconnect IP),能助力 SoC 設計團隊透過嵌入式低延遲Proxy Caches(也稱作“I/O 高速緩存”)輕松集成自定義處理單元。在神經網(wǎng)絡機器學習 SoC 中,工作負載通常被劃分到不同的處理單元上,低延遲Proxy Caches提供更高效的利用軟硬件方式在所有不同的單元間通信,性能明顯優(yōu)于固定式內部 SRAM 或暫存器內存。這些類型的架構是自動駕駛系統(tǒng)的核心。

          Ncore 2.0 提供以下新功能:

          · Ncore Resilience 套件(選配)–增加了硬件數(shù)據(jù)保護和智能單元重復(Unit Duplication),以檢測和糾正系統(tǒng)故障,符合汽車行業(yè) ISO 26262 ASIL D規(guī)范

          o 包括一個采用高級內建自測試 (Built-In Self-Test, BIST) 的功能性安全控制器(Functional Safety Controller)以及故障模式、影響和診斷分析 (FMEDA) 和說明文檔。

          · 一致性內存緩存(Coherent Memory Cache) – 可配置的一致性內存緩存具備傳統(tǒng)Last Level Cache (LLC) 的優(yōu)勢,但是占用的芯片面積小,并能實現(xiàn)更高的靈活性。它與其他系統(tǒng)緩存集成,與這些緩存相比,它以內存層級結構中較低層次的內存的形式運行。

          · 可擴展性,最多可擴展至16 個一致性接口– Ncore 2.0 IP支持配置更大型的系統(tǒng),最高可達 16 個一致性群集。

          “我們根據(jù)客戶的反饋設計了 Ncore 2.0 緩存一致性互連和配套的 Ncore Resilience 套件,這些客戶正在開發(fā)全球最高效的機器學習系統(tǒng),為未來的自動駕駛提供技術支持,” 的總裁兼 CEO K. Charles Janac 說,“我們的 IP 是專門為自主硬件 SoC 設計師開發(fā)的,可幫助他們同時滿足設計復雜性和功能性安全的嚴苛需求。”

          客戶評論節(jié)錄

          中興微電子(中興通訊的子公司):

          “我們對全新的 Ncore 互聯(lián) IP 技術印象深刻,” 中興微電子副總裁Yu Li 先生說, “ArterisIP Ncore 2.0 互聯(lián) IP 提供更高的可擴展性以及一致性內存緩存,這在顧及芯片面積利用效率的同時能減少了DRAM 訪問。”

          Linley Group 公司:

          “機器學習 SoC 的設計師必須將各種異構處理器內核和加速器集成到一個復雜的系統(tǒng)中,來應對這類應用所需的高數(shù)據(jù)帶寬和低延遲,”Linley Group 的高級分析師 Mike Demler說,“ArterisIP全新的 Ncore 2.0 互聯(lián) IP除了能支持Resilience特征,能很好地解決了上述這些問題,使設計師們能夠針對快速發(fā)展的自動駕駛車輛市場等應用領域開發(fā)設計異構緩存一致性機器學習體系結構。”

          Resiltech 公司:

          佛羅倫薩大學的計算機科學教授、彈性計算實驗室主任和Resiltech咨詢機構科學顧問Andrea Bondavalli表示:“在 SoC 互聯(lián)硬件中實施功能安全機制,對于高度復雜的機器學習至關重要。這樣做可以簡化軟件開發(fā)和維護工作,同時解放出稀缺的處理資源來執(zhí)行功能性工作,而非進行安全檢查。”



        關鍵詞: ArterisIP Ncore

        評論


        技術專區(qū)

        關閉
        主站蜘蛛池模板: 金寨县| 兴化市| 团风县| 卓资县| 天长市| 栾川县| 根河市| 包头市| 湛江市| 漠河县| 辰溪县| 北辰区| 犍为县| 任丘市| 新余市| 醴陵市| 都匀市| 西盟| 固阳县| 辽宁省| 东乌珠穆沁旗| 杂多县| 凉山| 岚皋县| 志丹县| 岗巴县| 湟中县| 万山特区| 敦煌市| 景洪市| 泰和县| 崇信县| 长垣县| 裕民县| 湖口县| 桐柏县| 平远县| 民和| 崇明县| 民丰县| 通榆县|