S3C2440 Linux驅動移植——NAND驅動
1. 修改分區表
打開文件arch/arm/plat-s3c24xx/common-smdk.c,修改mtd_partition結構體數組。
本文引用地址:http://www.104case.com/article/201611/319377.htm修改后如下:
- static
struct mtd_partition smdk_default_nand_part[] = { [0] = { .name = "Uboot", .size = 0x00040000, .offset = 0x00000000, }, [1] = { .name = "Kernel", .offset = 0x00200000, .size = 0x00300000, }, [2] = { .name = "filesystem", .offset = 0x00500000, .size = MTDPART_SIZ_FULL, }
- };
TQ2440板上的NAND為256M,請根據你的NAND實際大小分配空間。
2. 修改NAND控制器參數
打開文件arch/arm/plat-s3c24xx/common-smdk.c,修改smdk_nand_info結構體。
修改后如下:
- static
struct s3c2410_platform_nand smdk_nand_info = { .tacls = 0, //10,//20, .twrph0 = 21, //25,//60, .twrph1 = 5, //10,//20, .nr_sets = ARRAY_SIZE(smdk_nand_sets), .sets = smdk_nand_sets, - };
這里的三個參數tacls,twrph0,和twrph1是如何給出的? 我們來分析下。
先看下這個結構體的定義,位于arch/arm/mach-s3c2410/include/mach/nand.h:
- struct
s3c2410_platform_nand { int tacls; int twrph0; int twrph1; unsigned int ignore_unset_ecc:1; int nr_sets; struct s3c2410_nand_set *sets; void (*select_chip)(struct s3c2410_nand_set *, int chip); - };
看到了對這三個參數的說明,這里提到了這三個參數的單位為納秒,請注意。
那么這三個參數到底從哪來的呢? 它來自于S3C2440 nand 控制器的NFCONF控制器,如下:
這幅時序圖同樣來自S3C2440的datasheet。
通過這幅圖和struct s3c2410_platform_nand中的注釋,我們可以對這3個參數做出如下定義。
TACLS:表示在CLE/ALE拉高后,多少時間以后才允許將nWE拉低。
TWRPH0:表示nWE低電平持續的時間。
TWRPH1:表示nWE變為高電平后,多少時間后允許CLE/ALE拉低。
知道參數的意義后,我們來看下NAND芯片K9F1208U0C的datasheet來確定這3個參數的值。
從這個時序圖,我們可以直觀地看到twp對應著參數twrph0,而tclh對于著參數twrph1。
但是tacls如何得出呢?從圖中并不能直接得出該參數的值,需要轉個彎,那就是將tcls減去twp,就可以得到tacls了。
綜上所述,為了得到nand控制器所需的3個參數,我們需要獲得該nand芯片的3個時序參數:twp,tcls和tclh。
通過查找該nand的datasheet,3個時序參數的值如下:
twp=21, tcls=21, tclh=5。
將這3個時序參數轉為我們需要的3個參數,單位為納秒(ns):
tacls = tcls-twp = 21 - 21 = 0 ns
twrph0= twp = 21 ns
twrph1 = tclh = 5 ns
至此,就成功計算出三個參數的值了
3. 配置內核
4. 驗證
......
S3C24XX NAND Driver, (c) 2004 Simtec Electronics
s3c24xx-nand s3c2440-nand: Tacls=1, 10ns Twrph0=3 30ns, Twrph1=1 10ns
s3c24xx-nand s3c2440-nand: NAND hardware ECC
NAND device: Manufacturer ID: 0xec, Chip ID: 0xda (Samsung NAND 256MiB 3,3V 8-bit)
Scanning device for bad blocks
Bad eraseblock 781 at 0x0000061a0000
Bad eraseblock 1113 at 0x000008b20000
Bad eraseblock 1117 at 0x000008ba0000
Bad eraseblock 1481 at 0x00000b920000
Bad eraseblock 1566 at 0x00000c3c0000
Bad eraseblock 1885 at 0x00000eba0000
Creating 3 MTD partitions on "NAND 256MiB 3,3V 8-bit":
0x000000000000-0x000000040000 : "Uboot"
0x000000200000-0x000000500000 : "Kernel"
0x000000500000-0x000010000000 : "filesystem"
......
上述信息表明以成功訪問了NAND FLASH。
這里,對第二行的輸出進行個說明。
UBOOT啟動將S3C2440的工作頻率 FCLK:HCLK:PCLK = 8:4 :1,
而FCLK為400Mhz,那么HCLK為100Mhz,根據NFCONF寄存器的說明,寄存器中的這3個參數都跟HCLK有關,必須為1/HCLK的倍數,
也就是1/100MHz=10ns的倍數。
通過上面第二行的輸出信息,Twrph0為 30ns而Twrph1為10ns,這是顯而意見的。
由于參數必須為10ns的倍數,而且必須大于datasheet給出的值,因此向上取到10的倍數,也即5ns取到10ns,21ns取到30ns。
那么為什么Tacls是10ns呢?明明給出的是0ns,是不是驅動不允許參數為0ns?
在S3C2440的nand驅動中,參數的值是通過如下函數確定的:
- static
int s3c_nand_calc_rate(int wanted, unsigned long clk, int max) - {
int result; result = DIV_ROUND_UP((wanted * clk), NS_IN_KHZ); pr_debug("result %d from %ld, %dn", result, clk, wanted); if (result > max) { printk("%d ns is too big for current clock rate %ldn", wanted, clk); return -1; } if (result < 1) result = 1; return result; - }
參數wanted就是0(ns),而clk即為HCLK/1000。
DIV_ROUND_UP宏將返回0,但是if對result進行了限制,也就是不允許小于0,因此將參數值設置為1,并返回給調用函數。
評論