新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 一篇很好的AD轉換設計中的基本問題整理

        一篇很好的AD轉換設計中的基本問題整理

        作者: 時間:2016-05-09 來源:網絡 收藏

          了解數據轉換器錯誤及參數

        本文引用地址:http://www.104case.com/article/201605/290856.htm

          1.如何選擇高速模數轉換之前的信號調理器件;如何解決多路模數轉換的同步問題?

          之前的信號調理,最根本的原則就是信號調理引起的噪聲和誤差要在的1個LSB之內。根據這個目的,可以需要選擇指標合適的運放。至于多路同步的問題,一般在高速ADC的數據手冊中都會有一章來介紹多片同步問題,你可以看一下里面的介紹。

          2.在挑選ADC時如何確定內部噪聲這個參數?

          一般ADC都有信噪比SNR或者信納比SINAD這個參數,SINAD=6.02*有效位數+1.76,您可以根據這個公式來確定您選擇的ADC能否符合您的要求.

          3.如何對流水線結構ADC進行校準?需要校準哪些參數?

          一般來講,ADC的offset和gain error會比較容易校準。只要外接0V和full scale進行采樣,然后得到校準系數。另外,如果需要作溫度補償的話,一般需要加一個溫度傳感器,然后利用查表的方式來補償。

          4.對ADC和DAC周圍的布線有哪些建議?

          ADC和DAC屬于模擬數字混合型器件,在布局布線時最重要的是要注意地分割,即模擬地和數字地的處理問題。對于高采樣率的器件,建議使用一塊地。而低采樣率的器件,建議模擬數字地分開,最后在芯片下方連接在一起。

          其他的布局布線規范與其他器件的是一樣的。

          對于具體的器件,一般會有評估板的Layout圖可供參考。

          5.模數轉換器的精度與噪聲系數之間有什么必然的聯系嗎?

          低速模數轉換器的精度用峰峰值分辨率,有效值分辨率來表示。在ADI一些Sigma-delta ADC的芯片資料里都會列出不同情況下的有效值分辨率指標。高速模數轉換器的精度可用SNR,SNOB來表示,這些指標也可在資料中找到。

          但一般ADC的指標中不會有噪聲系數(NF)的指標。

          6.如果采用了外部模擬切換開關,那么這個開關總是存在一些電阻的,必然引起一些誤差,那么我想問一下有沒有什么辦法能減少這些誤差,分別描述一下用硬件的方法與用軟件的方法。

          你可以選擇電阻很小的開關比如ADG14**系列。如果是開關是做通道切換的,在后級加一個運放跟隨就可以了。如果是做量程切換,只能選擇電阻很小的開關,同時注意開關的平坦度和溫度漂移參數,如果系統精度要求很高,那就只能做軟件校正或者選擇可編程放大器如AD8250/1/3等。

          7.將AD7710的輸入端與自身的地短接后,再讀取數據時,其值跳動比較大,通過說明當中的幾種校準方式,都沒有解決?頻率已經在25Hz上了。不知如何解決?

          請確認電源和基準的穩定性,在頻率為25Hz,增益為1的條件下,看數據手測上Table II可知其有效值分辨率為21.5bit,那么其實際的峰峰值分辨率為21.5-2.7=18.8bit,也就是說如果有5bit碼在跳就是正常的。

          8.請問ADC的輸入和傳感器相連,如何將傳感器輸出信號本身的干擾排除?

          如果傳感器輸出是共模干擾,需要加儀表運放如AD8221/0等濾除。如果是差模干擾,加濾波器就可以濾除。

          9.我要設計一個16路的數據采集系統,每路的采樣率為100K,16BIT,請問一下,我要采用什么樣的AD芯片,另外,器的輸入通道比較少,要選擇什么樣的外部多路模擬切換開關?另,對模擬切換開關的選擇有什么要求,要關注哪些參數。

          我們沒有16bit和16通道的ADC,您可以選擇用兩片AD7689,16bit 8通道?;蛘哌x擇16:1的ADG1206.要注意導通電阻,注入電荷,導通時間等。

          10.一個12位的高速模數轉換器能不能降低以及如何降低到8位來使用,因我們的系統精度只需要8位,高了反而有害。

          你在讀取數據的時候,只需要讀8bit即可。

          11.有一些ADC集成有抗混疊濾波器,請問有什么好處?

          一般抗混疊濾波器指的是ADC前端的濾波器,而sigma-delta ADC內部會集成一些陷波器,來實現工頻50Hz和60Hz陷波,總的好處就是ADC有更好的抗噪聲性能。

          12.請問怎樣才能降低相鄰通道相互間的干擾?

          在布局布線時可以考慮在相鄰通道間加地屏蔽。

          13.想設計高精度校準儀表,如直流電壓輸出(毫伏級),能不能推薦幾款芯片?請問怎樣消除伴隨的量化噪聲?如何保證ADC的精度,的滿量程即是電源電壓,對于單電源供電,零點的確定和量程都與電源電壓有關,如果電源電壓波動勢必導致轉換的誤差,電路中如何解決,特別對小信號的采集.請問什么是 DAC的輸出靜態誤差?怎樣提高數模轉換器中電阻或者電流源單元的匹配程度?在給ADC供電時,數字地與模擬地之間是否需要串接小電感?

          1)ADI的運放,儀放產品種類很多,最好把詳細的指標要求列出來,這樣比較容易找。

          2)ADC的量化噪聲是固有的,沒辦法消除。

          3)ADC的電源對測量精度有直接的影響。所以要選擇高精度低噪聲的電源信號,且在布線的時候也要注意避免干擾。

          4)一般手冊里會分別給出zero error,gain error等等,不知道具體問的是哪一個,或者可以舉一個具體型號的例子。

          5)這應該是DAC內部結構的問題,一般來講,我們不關心內部電阻或電流源的絕對值,只關心它們之間的比例,現在的工藝可以很好地保證這個。

          6)一般來講,用0歐姆電阻連接就可以了。

          14.ADC的內部增益越大,其產生的噪聲也越大,專家能說說兩者之間的原理是什么?

          ADC內部的PGA增益越大,本身PGA的噪聲會增加,另外ADC輸入噪聲被放大的越多。所以ADC內部增益越大,分辨率越小。

          15.電源紋波對轉換精度的影響?

          如果ADC有PSRR這個指標,可以使用這個指標去算電源紋波對ADC的影響。如果沒有,一般基準源都有這個指標,你可以使用基準源的PSRR去算對ADC采樣的影響。

          16.數據轉換器在布線長度、通信串擾和匹配電阻等方面是如何設計的?

          高速ADC會考慮這些問題。尤其對于LVDS接口的ADC,盡量保證一對信號的布線等長等距,放置端接電阻。這方面的布局布線最好是參考評估板來做。

          17.ADI產品高速數模轉換最大速度能達到多少?采樣頻率大了是不是穩定性會下降?

          我們的DAC的最大速度能達到2.5GHZ,它是AD9739電流輸出型的,這不會影響到穩定性。

          18.ADC的標稱的位數很高,但是實際中末尾的幾位會被內部噪聲而淹沒,我在挑選ADC時如何確定內部噪聲這個參數?

          對于高精度的ADC,一般來講都會給出一個有效分辨率的參數,也就是器件可以達到不跳碼的位數。另外在設計中還有考慮電源,參考電壓的噪聲,以及ADC前端調理電路引入的噪聲。需要把這些噪聲控制在ADC的1個LSB之內。

          19.評估ADC的時候,因為評估SNR,比較困難,所以我一般會考慮評估在接地時候的跳碼程度來比較兩種同類ADC的差異,這種評估方法科學嗎?有沒有更科學的方法?有沒有具體的文檔?

          實際上對于高速ADC來說,應該是加一個高精度的基準信號,而后用ADC采樣,再做FFT分析來評估SNR。而對于高精度的ADC來說才是您用的辦法,可以參考我們的應用筆記AN-835。

          20.如何理解壓擺率這個指標?為什么要對電壓變化率做限制?

          舉個簡單的例子,如果壓擺率不夠,那么就是實際的輸出跟不上輸入信號的變化,這樣對信號的處理就會有失真。

          21.開關電源的紋波對12位以上的ADC的影響有多大?是否需要為ADC部分單獨處理電源紋波?

          高精度的ADC,比如16位及以上的ADC,不建議使用開關電源來供電。

          22.請問使用高功效開關穩壓器替換傳統的LDO穩壓器電源對高速模數轉換器有沒有負面影響?對產品壽命有何影響?

          在高速ADC場合,一般對電源的紋波和噪聲有較高的要求。開關電源效率比較高,但是有較大的紋波和噪聲,會對系統的精度有影響。而高速場合對SNR,SFDR要求比較高,所以選擇LDO會比較好。

          23.關于運算放大器的阻抗匹配在設計中,需要如何注意?

          只有在高速的情況下才需要考慮阻抗匹配。

          24.電源精度會導致ADC的精度提不上去嗎?

          有可能。具體要看你ADC的位數和PSRR這個參數。如果位數很低如10bit,你用再低噪聲的電源也只能是10bit精度。但是16bit系統,你如果使用噪聲很大的電源,會使得系統精度不能達到16bit。

          25.AD前抗射頻干擾濾波器一般應當達到什么樣的性能指標呢,比如截至頻率,滾降 ?

          這取決于您的實際應用,當然理想情況下是截至頻率等于有效的輸入信號,而滾降特性是無限陡峭,但實際上沒有這樣的濾波器,且越接近理想情況,成本會越高,要折衷考慮。

          26.如何抑制輸入"毛刺"?

          加濾波器抑制,或者是對采樣結果做數字濾波。

          27.有什么好的建議,使用軟件來提高ADC的精度與位數?

          請注意參考和電源的質量,同時還需要注意layout來防止噪聲引入。

          28.請問對于ECG信號的AD轉換需要有多大的分辨率?可以推薦幾款型號嗎?

          取決于ECG的信號鏈。如果信號鏈中為AC隔離,這樣信號可以被放大很大,比如放大1000倍,這樣ADC的選取12位~16位。如果信號鏈為DC隔離,這樣信號不能被放大很多,一般增益為10,這樣ADC的位數就得選的大些,18位~24位。

          ECG產品會有相應的標準,即ECG產品最小能分辨多小的信號,ADC的選取與此也有關。

          29.我設計的一個基于FPGA的DDS系統中使用的芯片是AD9777,請問在電流足夠的情況下,系統電源設計中是否可以將DA芯片與FPGA芯片共用3.3V數字電源,以達到簡化電源設計的目的?

          可以 。

          30.隨著數字視頻信號應用的越來越普及,數模轉換器在視頻方面會不會無用武之地,乃至被淘汰?

          數模轉換器是不會被淘汰的,因為最終都是要將數字信號轉會人們能所識別的模擬信號。

          31.惡劣環境下(高溫下),ADC的供電電源怎么設計?一般DC-DC很難達到+85攝氏度,ADI是否有相關的參考設計?

          選擇合適的器件,DC-DC能工作在85度,關鍵是你選擇合適的器件和合適的設計,使得系統的溫升在其標定的范圍,如加風扇或者散熱片,多個器件并聯提高電源效率等。

          32.我在使用ADuC841的A/D時,采集的數據偶爾會時零,為什么?如何解決?

          這種情況要用示波器監測輸入信號,看輸入端是否真的發生跳變了,如果沒有請仔細檢查ADUC841的數據讀取程序。

          33.請問把一個直流信號加到轉換器輸入端時,怎樣確定輸出端應該出現的數碼數目?

          一般來講,根據計算公式,Vin/Vref=code/2^N. N為ADC的位數,Vin為輸入電壓,Vref為參考電壓。如果是有負電壓,需要考慮輸出碼字的類型,比如二進制補碼等等。絕大多數ADC的數據手冊中都會給出一個圖來說明這個問題。

          34.AD7710使用時,噪音過高。如何使用說明書當中的校準?在布線過程當中如何做比較合適?

          建議參考芯片的評估板來做Layout設計。


        上一頁 1 2 下一頁

        關鍵詞: AD轉換 ADC

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 温宿县| 句容市| 思茅市| 太仆寺旗| 东乡县| 庆城县| 上饶县| 永年县| 罗山县| 余江县| 洪洞县| 万州区| 徐州市| 汉中市| 崇阳县| 石渠县| 甘洛县| 边坝县| 越西县| 方城县| 海安县| 土默特左旗| 正安县| 孟津县| 徐汇区| 方山县| 岳池县| 根河市| 马公市| 习水县| 临猗县| 揭阳市| 深水埗区| 沐川县| 阿巴嘎旗| 大方县| 甘谷县| 正定县| 北票市| 高淳县| 缙云县|