新聞中心

        EEPW首頁 > 測試測量 > 設計應用 > 基于ADC和FPGA脈沖信號測量設計

        基于ADC和FPGA脈沖信號測量設計

        作者: 時間:2009-12-08 來源:網絡 收藏

         0引言

        本文引用地址:http://www.104case.com/article/195622.htm

          測頻和測脈寬現在有多種方法。通?;贛CU的信號參數,由于其MCU工作頻率很低,所以能夠達到的精度也比較低,而基于AD10200和的時域精度往往可達10 ns,頻率精度在100 kHz以內。適應信號的脈寬范圍在100 ns~1 ms之間;重復周期在0.05~100ms:頻率在0.1 Hz~50 MHz。

          AD10200是高速采樣芯片,其中內嵌變壓器,因此采樣電路外部不再需要變壓器,使得電路設計更為簡單;最低采樣速率為105 MSPS,具有3.3 V或者5 V CMOS兼容輸出電平,雙通道12位采樣,補碼形式輸出,每個通道功耗為0.850W。通??蓱糜诶走_中頻信號接收機、相位組接收機、通信接收機、GPS抗干擾接收機等。

          StratixⅡ是Altera公司的中高端主流產品,該產品采用1.2 V、90 nm、9層信號走線,全銅SRAM工藝制造。StratixⅡ內嵌RAM塊、DSP塊、鎖相環(PLL)和外部存儲器接口,同時,StratixⅡ也增加了全新的邏輯結構一自適應邏輯模塊(ALM),因而增加了動態相位對準(DPA)電路和對新的外部存儲器接口的支持。AD芯片可以穩定工作在100 MHz,速度可高達幾百MHz,故可保證系統的測量精度。

          1測量原理

          1.1時域測量原理

          時域測量包括脈寬(PW)測量和脈沖重復周期(Pri)測量,時域測量在中可利用數字化技術實現。AD的兩路輸入為兩路正交中頻信號。經過Cordic算法,即幅相解算之后獲得幅度和相位信息,其中利用幅度信息測得時域參數,其原理圖如圖1所示。

          當進入FPGA后,將首先進行門限判定,以將不規則的進行整形并變為規則的。整形后,在脈沖信號上升沿啟動脈寬計數器和重復周期計數器,而在該脈沖信號的下降沿鎖存脈寬計數器并且在下個脈沖信號上升沿鎖存重復周期計數器;由此即可得到脈寬和重復周期的量化值N和M,然后再通過工作時鐘的計算,就可得出脈寬和重復周期。


        上一頁 1 2 3 下一頁

        關鍵詞: FPGA ADC 脈沖信號 測量

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 绥芬河市| 平潭县| 陵川县| 新巴尔虎左旗| 修文县| 淮安市| 恩平市| 高阳县| 大田县| 芜湖县| 剑阁县| 城步| 阿城市| 武义县| 灯塔市| 土默特右旗| 潜山县| 海城市| 娱乐| 乌鲁木齐市| 津南区| 玉溪市| 屏山县| 绍兴县| 库伦旗| 安西县| 楚雄市| 滕州市| 博野县| 五莲县| 永登县| 固镇县| 麟游县| 阜南县| 施秉县| 佛教| 旬阳县| 阿图什市| 马公市| 双城市| 柘城县|