新聞中心

        EEPW首頁 > 測試測量 > 設計應用 > 10G信號抖動測量的檢定分析

        10G信號抖動測量的檢定分析

        作者: 時間:2010-10-14 來源:網絡 收藏

          抖動本底噪聲(JNF)

          抖動本底噪聲(JNF)是抖動時儀器固有的噪聲。在示波器中JNF決定著可以檢測到的抖動底限。JNF附近的抖動幅度客觀上是無法觀察到的。驗證JNF的方法之一,便是沒有噪聲的、完美定好的信號。盡管理想的信號非常少見,不過可用來表征抖動本底噪聲的適合信號源還是存在的。對于這種測試,我們推薦采用的常用儀器為低相位噪聲的高精度射頻發生器。還可采用反射脈沖不變的短接傳輸線,來反射脈沖寬度。

          高端示波器的JNF方程式如下:

          式中FSj =最大輸入范圍,所有這些都假設是采用高斯濾波器響應產生的邊沿波形。

          TIE用于測量JNF,因為它包括信號中的任意相位誤差,無論高頻、低頻、單事件或累積誤差。此外,采用實時儀器,TIE方法的基準可成為一個經過計算的理想時鐘。如圖4所示,采用DPO/DSA實時示波器時,振蕩器上的TIE極小,僅為328fs RMS。

          

        圖4: 實時示波器抖動本底噪聲的測量,TIE為328 fs RMS。

          圖4: 實時示波器抖動本底噪聲的測量,TIE為328 fs RMS。

          影響JNF的另一因素,是抖動噪聲的頻帶將含在結果中。包括抖動在內的所有噪聲都有頻率分量,波長從幾千米到幾埃。當測量JNF時,還應考慮所涉及頻帶上的限制。通常來說,這些值表示最長記錄長度和最大取樣率上的JNF。

          目前市面上性能最好的一款FPGA是數據率為11.3 Gbps的Altera Stratix IV。圖5所示的測試報告,根據高性能采樣示波器采集的數據生成,當Tj為22.18 ps時Rj僅395 fs。

          

        Altera Stratix IV FPGA的抖動分析顯示圖 www.elecfans.com

          圖5: Altera Stratix IV FPGA的抖動分析顯示圖( 400 fs Rj)

        接地電阻相關文章:接地電阻測試方法



        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 桐柏县| 四会市| 冷水江市| 卢湾区| 新巴尔虎右旗| 通山县| 玛曲县| 岢岚县| 磐安县| 湖北省| 永顺县| 汾阳市| 科技| 禄劝| 西城区| 思南县| 思茅市| 达孜县| 社旗县| 龙游县| 滦平县| 贺州市| 阳城县| 姚安县| 漳浦县| 平罗县| 綦江县| 获嘉县| 宁蒗| 肥城市| 大足县| 固安县| 云梦县| 乌鲁木齐县| 遵义县| 和平区| 芜湖县| 沛县| 大悟县| 宜章县| 渝北区|