新聞中心

        EEPW首頁 > 測試測量 > 設計應用 > 嵌入式邏輯分析儀在FPGA時序匹配設計中的應用

        嵌入式邏輯分析儀在FPGA時序匹配設計中的應用

        作者: 時間:2012-07-24 來源:網絡 收藏

        引言

        本文引用地址:http://www.104case.com/article/193534.htm

        隨著器件規模的不斷增加、封裝密度不斷提高,傳統板級調試中的應用日益困難。

        為此,主流廠商相繼在其開發工具中增加了(ELA) IP軟核,如Lattice在ispLEVER中提供的ispTRACY,Xilinx在ISE中提供的ChipScopePro,Altera在Quartus II提供中的Signal Tap II等。ELA在FPGA內部預先設計探測點和測試邏輯,可在軟件工具的配合下對FPGA設計進行較全面的測試。采用ELA,只需用JTAG下載電纜連接待調試的FPGA器件,占用FPGA的部分邏輯資源和內部存儲器資源,無需傳統的就可以觀察FPGA的內部信號和I/O引腳的狀態。

        以我們開發的全彩LED同步顯示控制系統為例,該系統包括采集、傳輸、接收等模塊,FPGA為Altera Cyclone系列PQFP封裝的EP1C6Q240C8,邏輯單元(LE)數量為5980個,RAM大小為92160 bit。使用Quartus II軟件首次對設計文件進行綜合布局和布線,將布線好的工程下載到FPGA板上運行時,全彩LED屏顯示效果非常差,圖像閃爍且左右移動。根據Quartus II編譯報告可以看出,該工程消耗的器件資源僅為26%,但是卻占用了90%的引腳,留給外部測試的引腳僅為10%,使得利用Quartus II內部集成軟件測試的優勢得以體現。為了找出設計缺陷,采用Signal Tap II采集到FPGA內各個關鍵信號的波形,根據波形找出原因在于LED顯示屏接收板中的數據信號較控制信號形成了延時,造成了時序不匹配。

        本文介紹的FPGA時序方法,利用Quartus II軟件中的Signal Tap II采集FPGA內部信號波形,通過比較分析采集的數據,可得出精確的延時信息。在Signal Tap II時序測試結果的指導下改進了設計,經實際電路的波形測試證明,LED顯示屏接收板中的數據信號與控制信號時序匹配良好。

        Signal Tap II

        Signal Tap II是Altera公司FPGA開發軟件Quartus II中的一個實用工具,能夠捕獲、顯示FPGA內部節點或I/O引腳實時信號的狀態,幫助設計者在系統設計時觀察硬件和軟件的交互作用。

        圖1為Signal Tap II邏輯分析儀采集數據的原理框圖。其中CLK(采樣時鐘)和Trigger(觸發邏輯)可以根據需要設定。在Signal Tap II工作時,待測試信號在CLK的上升沿被邏輯分析儀實時捕獲,經FPGA內部的RAM緩存后,通過JTAG接口傳送至Quratus II軟件中顯示。其中,RAM緩存方式有連續存儲和分段存儲。JTAG接口用的下載電纜包括USB Blaster、ByteBlasterMV、ByteBlaster II或MasterBlaster等。這些在Signal Tap II工作窗口可以靈活設置。

        嵌入式邏輯分析儀捕獲數據的流程如圖2所示。首先判斷時鐘的上升沿是否滿足,不滿足繼續等待時鐘,滿足先捕獲前觸發數據,觸發級別滿足后,捕獲后觸發數據,然后清除數據,結束該捕獲流程。其中Signal Tap II最多可支持10級觸發級別。觸發級別高意味著可接收更復雜的數據獲取命令,提供更高的精度和問題解決能力。

        11.jpg

        使用Signal Tap II設計時序匹配電路

        延時的產生

        在LED全彩大屏同步顯示控制系統中,針對占空比控制亮度損失大的問題,在顯示驅動控制模塊設計中采用了分場疊加與占空比控制相結合的方法對存儲的圖像數據進行分場掃描,實現了低亮度損失、800×512分辨率、256級灰度LED全彩大屏的顯示。其中,“分場疊加”是指:前端將一幅彩色圖像的數據按灰度級分解為多個位平面,終端根據不同位平面數據掃描不同的場次,在有限時間內實現各場次的疊加,從而在LED全彩大屏上重建彩色圖像。

        圖3為位面分離模塊在Quartus II軟件中生成的引腳圖。其中RGBdin[23..0]為輸入的顏色數據(R、G、B三種顏色各八位),clkin156為輸入數據時鐘, clk_after85pc為延時后的使能信號,rst_bit_regroup為移位寄存器的復位信號,rst_mux為顏色位選擇器的復位信號, rgb_regroup_output[23..0]是經過數據重組后輸出的數據。

        “位面分離模塊”實現“分場存儲”功能,即將每個顏色的8比特數據(以256級灰度為例)按灰度級分類,分別存入存儲器的8個數據段中。位平面的分離需要時間,將帶來系統延時。圖4為利用Signal Tap II采集的輸入數據RGBdin[23..16]和輸出數據rgb_regroup_output[23..16]的波形關系。其中采樣時鐘設置為 clk38 (CRT顯示器分辨率為800×600,刷新頻率為60Hz,輸出的點時鐘為38MHz),采樣深度設置為4K bit,則Signal Tap II采集波形時占用了16×4K=64K bit個存儲單元。

        由圖4 (黑色亮線)可以看出,輸出數據在第9個時鐘(clk38)時由FF(高阻)變成有效數據。該模塊的輸出數據是送到外部存儲器中進行緩存的,存儲器的寫使能信號為輸入數據的數據有效信號。由于該數據延時了9個clk38時鐘,存儲器的寫使能控制信號也應延時9個clk38時鐘生效。

        55.jpg

        時序及測試波形

        基于D觸發器的延時功能,設計了如圖5所示的時序匹配模塊,解決了上述位面分離操作與寫存儲器控制信號的時序匹配問題。圖5中,flag為數據的有效信號標志,高電平時數據輸出有效;Clk156為點時鐘38MHz的四倍頻時鐘,Flag_delay8和flag_delay9分別是flag延時8 個clk38時鐘和9個clk38時鐘的新的數據有效信號標志。

        根據理論計算,一個D觸發器會帶來一個clk156的時鐘的延時,那么要延時9個clk38的時鐘必須使用36個D觸發器。實際上,D觸發器固定的建立時間、保持時間,也會帶來系統延時。根據Signal Tap II采集的波形對D觸發器的個數進行適當的刪減,達到了精確的9個clk38時鐘的延時,最后的時序匹配模塊由34個D觸發器構成。

        圖6為時序匹配模塊的內部框圖。D觸發器D端口接flag,clk端口接clk156,第30個和第34個D觸發器Q端口分別連接 Flag_delay8和flag_delay9。該時序匹配模塊采用四倍于clk38的clk156作為驅動時鐘,以確保延時信號的相位延時足夠精確。

        77.jpg

        圖7為Signal Tap II采集時序匹配模塊的波形輸出。其采樣時鐘為38MHz,采樣深度為4K bit。rgb_regroup_output[23..0]為位面分離后紅色輸出的數據。可以看出,輸出數據在flag_delay9的上升沿開始由 FFh(高阻)變成有效數據00h,達到了數據和控制信號的完全同步。

        性能分析

        把該時序匹配模塊加入工程,重新綜合布局布線,下載到全彩LED大屏同步顯示控制系統的接收板上,Quartus II編譯報告中除了占用部分內部存儲器資源和LE資源,其它的(如I/O引腳的利用率)都沒有變化。觀察LED大屏顯示效果,圖像清晰穩定,證明了該時序匹配模塊的可行性。

        該時序匹配模塊僅為LED同步顯示控制系統中一個最簡單的模塊,用于示例說明嵌入式邏輯分析儀Signal Tap II在FPGA時序中的應用方法。應用Signal Tap II還能解決各種各樣的問題,如外部存儲器的雙向數據口的實時波形檢測、驅動模塊的并串轉換波形等。使用Signal Tap II有如下優點:

        不占用額外的I/O引腳。利用Signal Tap II成功的采集了FPGA內部信號的波形,如flag,flag_delay8,flag_delay9等都為FPGA內部寄存器信號。

        Signal Tap II為硬件板級調試工具,它采集的波形是工程下載后的實時波形,方便設計者查找引起設計缺陷的原因。

        節約成本。Signal Tap II集成在Quartus II軟件中,無需另外付費。

        使用Signal Tap II時應注意:

        用Signal Tap II 采集數據時,應符合采樣定律,即采樣頻率必須是信號最大頻率的兩倍或更高,否則采集到的波形會失真或者是一條全低的直線。

        采樣深度決定了每個信號可存儲的采樣數目,信號的數量和采樣深度的乘積不能超過所選FPGA芯片內部RAM的大小,添加待觀察信號、設置了采樣深度后,可以根據Signal Tap II的Instance Manager 窗口觀察內部存儲資源的使用情況。如果觀察的信號數量多,采樣深度設置受到限制,此時靈活設置觸發條件相當必要。圖4和圖7采集的波形都是以設置 RGBdin[23..16]為00h為觸發條件,如圖4,7中的虛線所示。

        Signal Tap II必須工作在JTAG方式,調試完成后應將Signal Tap II文件移除,以免浪費FPGA資源。

        結語

        時序匹配是FPGA電路設計中的一個重要問題,介紹了一種應用嵌入式邏輯分析儀Signal Tap II捕獲FPGA內部信號波形的方法,通過比較分析采集的數據,可得出精確的延時信息,指導FPGA時序匹配的設計。

        以LED全彩大屏同步顯示控制系統中顯示驅動控制部分的位面分離模塊為例,在嵌入式邏輯分析儀Signal Tap II的時序測試結果的指導下,設計一個由34個D觸發器構成的時序匹配模塊,經實際電路的波形測試證明,信號時序匹配良好。

        linux操作系統文章專題:linux操作系統詳解(linux不再難懂)


        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 内黄县| 景谷| 宿松县| 邓州市| 南安市| 秀山| 安阳市| 仪陇县| 广河县| 东光县| 临西县| 崇礼县| 右玉县| 新闻| 黄大仙区| 永城市| 余江县| 乌审旗| 麻栗坡县| 南华县| 石城县| 彰化县| 遂宁市| 赤壁市| 门源| 韶关市| 张家川| 新邵县| 温宿县| 漳浦县| 砚山县| 宁河县| 乳山市| 都匀市| 石家庄市| 禹城市| 新野县| 潜江市| 电白县| 株洲市| 沙洋县|