新聞中心

        EEPW首頁 > 測試測量 > 設計應用 > 基于AD7762和FPGA的數據采集系統設計

        基于AD7762和FPGA的數據采集系統設計

        作者: 時間:2012-08-10 來源:網絡 收藏

        控制寄存器1的地址是0X0001,設計中控制寄存器1的內容設為0X001B。設計中通過寫控制寄存器1設置輸出數據頻率。讀時序控制A/D采樣數據的輸出。A/D的控制時序及工作狀態如圖4所示。

        本文引用地址:http://www.104case.com/article/193417.htm

        為低電平期問依次將兩個寄存器的地址和內容寫入A/D中,控制A/D的工作狀態。
        串聯了3個濾波器。通過使用不同的濾波頻率、濾波器選擇和全通的結合,可以獲得大范圍的采樣速率。通過設置寄存器1的低3位濾波器的狀態設置數據輸出速率Rate,A/D中默認的濾波特性如表3所示。

        h.JPG


        表3是在A/D內部時鐘為20 MHz時,可看出當rate=3’h3時→625 kHz;rate=3→312.5 kHz;rate=4→156.25 kHz;rate=5→78.125 kHz。
        3.2 A/D讀時序控制
        的讀時序如圖5所示。

        i.JPG


        A/D寄存器寫成功后,A/D會根據寄存器設置的工作狀態進行數據采樣和傳輸。當一個新的轉換數據結果有效時,A/D的l.JPG引腳會產生一個低脈沖信號送給,當接收到這個低脈沖信號時開始接收A/D的采樣數據。由于是24位分辨率的A/D轉換器,而外部是16位數據線,所以從AD7762中讀取一個轉換結果,需要執行兩次16 bit讀數據操作。當k.JPG同時為低電平時,數據總線開始傳播數據。在二次讀操作之間,k.JPG必須置高一個ICLK周期的高電平。數據傳輸結束后k.JPG保持高電平,數據線處于高阻態,等待下一次有效數據的傳輸。



        關鍵詞: 7762 FPGA AD 數據采集

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 永清县| 沿河| 淅川县| 平山县| 乌海市| 资阳市| 阿拉善左旗| 灵璧县| 福泉市| 文水县| 安图县| 武威市| 大名县| 秦皇岛市| 新河县| 灯塔市| 旅游| 尼勒克县| 罗平县| 上林县| 平邑县| 柳河县| 临漳县| 金昌市| 西林县| 伊春市| 武隆县| 梅河口市| 左权县| 怀化市| 江华| 象山县| 会理县| 平顺县| 宁南县| 新源县| 芷江| 故城县| 山阴县| 庆元县| 全州县|