新聞中心

        EEPW首頁 > 測試測量 > 設計應用 > 基于MELP混合線性碼激勵的FPGA實現的系統框架介紹

        基于MELP混合線性碼激勵的FPGA實現的系統框架介紹

        作者: 時間:2012-10-27 來源:網絡 收藏

        本文引用地址:http://www.104case.com/article/193015.htm

        為便于程序的調試,擴充了RS-232串口,可與計算機串口直接互聯。8 MB容量的SDRAM可為Nios II軟核處理器運行嵌入式操作系統提供所需的存儲空間,2 MB容量的Flash也可為的軟件編制提供存儲空間。WM8731音頻芯片提供快速的音頻編解碼數據碼流,并向揚聲器傳輸解碼后的數據流。

        WM8731是一個低功耗的立體聲Codec芯片,內部集成了耳機放大功能,因此,WN8731也可以應用于MD、DAT等設備[7];內建了24 bit(multi-bit)Σ-Δ三角模數轉換和數模轉換,ADC和DAC都使用了超采樣數字插值技術;支持數字音頻的位數可以是16 bit~32 bit,采樣率從8 kHz~96 kHz;立體聲音頻輸出帶有數據緩存和數字音量調節,WM8731通過2~3根的串行接口進行控制,可工作于主從模式。在3.3 V信號電壓時ADC可以達到90 dB的信噪比,1. 8 V信號電壓時ADC可以達到85 dB的信噪比。3.3 V信號電壓時的DAC信噪比可以達到100 dB,1.8 V信號電壓時DAC信噪比也有95 dB。ADC和DAC的頻率響應都在8 kHz~96 kHz之間,可以有選擇地使用ADC的高通濾波。一般情況下,WM8731都是在專業聲卡領域中使用。

        各芯片之間的互聯通過引線連接到的IO腳。Nios II處理器的內部總線通過定義引腳連到IO,這樣需要連接到Avavon總線的芯片可通過IO腳連到總線上。圖3所示為WM8731CODEC芯片與主芯片的連接。

        串口方面,SDRAM及Flash使用Nios II自帶的基于Avalon總線的軟IP。

        本文討論了混合實現的硬件構成,介紹了硬件主要組成芯片及編解碼的主要框架,可以用于下一步軟件程序的編制。


        上一頁 1 2 下一頁

        關鍵詞: MELP FPGA 線性 激勵

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 乌拉特中旗| 墨竹工卡县| 肥东县| 神农架林区| 庆元县| 驻马店市| 洞头县| 瓦房店市| 饶河县| 怀柔区| 博爱县| 柳河县| 达孜县| 新干县| 辛集市| 临邑县| 绥化市| 宁阳县| 察雅县| 辽宁省| 蕉岭县| 平凉市| 屏东市| 中阳县| 枝江市| 治县。| 阳山县| 黑水县| 大关县| 勐海县| 华蓥市| 罗定市| 巴青县| 淮阳县| 博爱县| 辽阳县| 石屏县| 卢氏县| 洪洞县| 贵阳市| 泰顺县|