新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于可編程邏輯器件的數字電路設計

        基于可編程邏輯器件的數字電路設計

        作者: 時間:2009-11-12 來源:網絡 收藏


        0 引 言
        PLD(Programmable Logic De-vice)是一種電路,它可以由用戶來進行編程和進行配置,利用它可以解決不同的邏輯設計問題。PLD由基本邏輯門電路、觸發器以及內部連接電路構成,利用軟件和硬件(編程器)可以對其進行編程,從而實現特定的邏輯功能。自20世紀70年代初期以來經歷了從PROM,PLA,PAL,GAL到CPLD和FPGA的發展過程,在結構、工藝、集成度、功能、速度和靈活性方面都有很大的改進和提高。
        隨著集成電路的不斷更新和換代,特別是的出現,使得傳統的系統設計方法發生了根本的改變。可編程邏輯器件的靈活性使得硬件系統設計師在實驗室里用一臺計算機、一套相應的EDA軟件和可編程邏輯芯片就可以完成數字系統設計與生產。

        本文引用地址:http://www.104case.com/article/191890.htm


        1 Max+plusⅡ簡介
        Max+plusⅡ是一種與結構無關的全集成化設計環境,使設計者能對Altera的各種CPLD系列方便地進行設計輸入、快速處理和器件編程。Max+plusⅡ開發系統具有強大的處理能力和高度的靈活性,其主要優點:與結構無關、多平臺、豐富的設計庫、開放的界面、全集成化、支持多種硬件描述語言(HDL)等。
        數字系統的設計采用自頂向下、由粗到細,逐步分解的設計方法,最頂層電路是指系統的整體要求,最下層是具體的邏輯電路的實現。自頂向下的設計方法將一個復雜的系統逐漸分解成若干功能模塊,從而進行設計描述,并且應用EDA軟件平臺自動完成各功能模塊的邏輯綜合與優化,門級電路的布局,再下載到硬件中實現設計,具體設計過程如下。
        1.1 設計輸入
        Max+plusⅡ支持多種設計輸入方式,如原理圖輸入、波形輸入、文本輸入和它們的混合輸入。
        1.2 設計處理
        設計輸入完后,用Max+plusⅡ的編譯器編譯、查錯、修改直到設計輸入正確,同時將對輸入文件進行邏輯簡化、優化,最后生成一個編程文件,這是設計的核心環節。
        1.3 設計檢查
        Max+plusⅡ為設計者提供完善的檢查方法設計仿真和定時分析,其目的是檢驗電路的邏輯功能是否正確,同時測試目標器件在最差情況下的時延,這一查錯過程對于檢驗組合邏輯電路的競爭冒險和時序邏輯電路的時序、時延等至關重要。
        1.4 器件編程
        、校驗之后,Max+plusⅡ的Program-mer將編譯器所生成的編譯文件下載到具體的CPLD器件中,即實現目標器件的物理編程。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 勃利县| 共和县| 宁阳县| 双江| 修文县| 黔西县| 出国| 朝阳县| 确山县| 桂东县| 拉萨市| 湛江市| 衡东县| 井冈山市| 惠州市| 从化市| 伊川县| 祥云县| 灵武市| 麻江县| 蓬溪县| 阳江市| 瓦房店市| 贺兰县| 英山县| 敖汉旗| 盐亭县| 偏关县| 宜川县| 滨海县| 新田县| 额敏县| 鄂伦春自治旗| 将乐县| 龙州县| 织金县| 中宁县| 西贡区| 尖扎县| 邯郸县| 临漳县|