新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > PowerPCB信號完整性整體設計分析

        PowerPCB信號完整性整體設計分析

        作者: 時間:2010-10-14 來源:網絡 收藏

        本文引用地址:http://www.104case.com/article/191528.htm

          1.3時鐘信號阻抗匹配

          時鐘信號是各設備工作的基礎,所以時鐘信號的質量尤為重要,在PCB設計時要慎重對待。

          板上時鐘信號很多,主要高速時鐘信號如圖2-3所示。

          

        高速時鐘信號 www.elecfans.com

          時鐘芯片的輸出信號阻抗一般都比較小。芯片MPC950的輸出阻抗為7ohm,芯片AV9155的輸出阻抗為10ohm。本板上的時鐘信號都是點對點連接,所以采用串行端接進行阻抗匹配電路設計。

          具體串連電阻的大小由HyperLynx仿真后決定。

          1.4L2Cache總線和60x總線分析

          本板的L2Cache總線工作頻率200Mhz,60x總線工作頻率100MHz,是板上工作頻率最高的部分。依據MPC755、MPC107、PowerSpan的芯片手冊,阻抗在50ohm~70ohm之內比較合適,按前面層疊結構的設計,5mil的信號線寬是可以保證阻抗要求的。

          因為板上這兩個總線的負載最多為2個負載,且這幾個芯片之間的距離很近,相關的PCB走線很短,所以信號時序關系一般能夠滿足要求(盡管其工作頻率很高)。下面給出L2Cache總線上典型時鐘線、地址線以及數據線的PCB走線圖以及在HyperLynx仿真軟件的BoardSim工具下的仿真波形。MPC755、MPC107、PowerSpan和GVT71128芯片的IBIS模型均來自于芯片廠商(Motorola、TUNDRA和GALVENTECH)。

          

        L2 Cache 時鐘線“CLK-OUTA”的PCB 走線及仿真波形

          

        L2 Cache 地址線“L2ADDR14”的PCB 走線及仿真波形

          


        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 平陆县| 太原市| 漳州市| 会宁县| 凌源市| 萨嘎县| 化德县| 涟源市| 额敏县| 宁化县| 曲阜市| 隆子县| 镇宁| 高雄市| 西宁市| 金寨县| 霞浦县| 濉溪县| 藁城市| 怀安县| 金塔县| 庆云县| 淳安县| 同心县| 连平县| 林州市| 怀柔区| 大关县| 海安县| 成都市| 沛县| 特克斯县| 会泽县| 曲周县| 高州市| 鄯善县| 永清县| 龙井市| 新余市| 会昌县| 胶州市|