新聞中心

        EEPW首頁 > 汽車電子 > 設計應用 > DVB-C解交織器的FPGA實現

        DVB-C解交織器的FPGA實現

        ——
        作者:相海英 林濤 時間:2007-01-15 來源:電子設計應用 收藏
        卷積交織和解交織原理簡介

        系統當中,實際信道中的突發錯誤往往是由脈沖干擾、多徑衰落引起的,在統計上是相關的,所以一旦出現不能糾正的錯誤時,這種錯誤將連續存在。因此在系統里,采用了卷積交織來解決這種問題。它以一定規律擾亂源符號數據的時間順序,使其相關性減弱,然后將其送入信道,解交織器按相反規律恢復出源符號數據。

        的卷積交織和解交織原理為:交織由I=12(I為交織深度)個分支構成。每個分支的延時逐漸遞增,遞增的單元數M=n/I=204/12=17(M為交織基數)。這里的數據單位為字節。0支路無延時,1支路延時17個符號周期,11支路則延時l7



        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 龙门县| 江华| 公安县| 和田市| 独山县| 桑植县| 乌审旗| 甘谷县| 镇巴县| 苏州市| 崇义县| 海晏县| 奎屯市| 广丰县| 宝丰县| 江阴市| 彭泽县| 晋州市| 晋中市| 五峰| 绥阳县| 随州市| 辉南县| 叶城县| 泽普县| 临沭县| 吴桥县| 垫江县| 五大连池市| 固始县| 苗栗县| 南昌市| 南川市| 连南| 信丰县| 浏阳市| 金沙县| 谢通门县| 崇文区| 静海县| 阳城县|