新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > ModelSim和QuestaSim功能簡介及仿真介紹

        ModelSim和QuestaSim功能簡介及仿真介紹

        作者: 時(shí)間:2011-12-17 來源:網(wǎng)絡(luò) 收藏

        Dataflow窗口:

        是第一個(gè)基于標(biāo)準(zhǔn)的單核驗(yàn)證引擎,集成了一個(gè)HDL模擬器,一個(gè)約束求解器,一個(gè)判斷引擎,功能覆蓋,以及一個(gè)通用的用戶界面。

        主要特點(diǎn):

        *內(nèi)建單內(nèi)核器支持SystemVerilog、verilog、VHDL、PSL以及SystemC。

        *內(nèi)建約束解釋器支持Constrained-random激勵(lì)生成,以實(shí)現(xiàn)Testbench-Automation;

        *支持基于PSL,SystemVerilog語言斷言的功能驗(yàn)證,支持業(yè)界最著名的0-in Checkware 斷言庫功能驗(yàn)證

        *集成化支持功能覆蓋率檢查與分析

        *高性能的RTL和Gate-level速度

        *支持用SystemVerilog和SystemC實(shí)現(xiàn)高層次testbench設(shè)計(jì)與調(diào)試

        *高性能集成化的混合語言調(diào)試環(huán)境加速對(duì)混合驗(yàn)證語言;(SystemVerilog,SystemC,PSL,VHDL,Verilog)的交叉調(diào)試與分析

        *基于標(biāo)準(zhǔn)的解決方案能支持所有的流程,便于保護(hù)驗(yàn)證上的投資

        *提供最高性價(jià)比的功能驗(yàn)證解決方案

        Questa AFV提供真正的混合語言驗(yàn)證
        Questa AFV是以混合語言流程 (mixed language flow) 為目標(biāo)的單核心驗(yàn)證解決方案,
        它同時(shí)支持SystemVerilog、VHDL、PSL和SystemC,使設(shè)計(jì)人員能夠選擇最合適的語言。
        除此之外,與SystemVerilog驗(yàn)證能力的緊密連結(jié),并將其用于受限隨機(jī)
        (constrainedrandom)測試平臺(tái)的產(chǎn)生以及功能覆蓋率的驗(yàn)證也對(duì)VHDL使用者大有好處。
        用戶界面與類似,命令也完全兼容。

        Coverage檢查:

        QuestaSim DPI Use Flow:


        上一頁 1 2 下一頁

        關(guān)鍵詞: QuestaSim ModelSim 仿真

        評(píng)論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 马关县| 洛扎县| 浠水县| 景洪市| 璧山县| 乌兰察布市| 呼图壁县| 东城区| 屏南县| 龙山县| 广安市| 桃园市| 时尚| 开鲁县| 庆云县| 盐池县| 工布江达县| 新野县| 吉安县| 金乡县| 鄂伦春自治旗| 宽城| 河间市| 鸡泽县| 彝良县| 安徽省| 迁安市| 屯昌县| 临泉县| 晋中市| 临沭县| 巧家县| 建湖县| 靖西县| 庆安县| 平阴县| 大姚县| 桐梓县| 葵青区| 松江区| 乐平市|