新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 充滿信心地設計軍用SDR產品

        充滿信心地設計軍用SDR產品

        作者: 時間:2009-07-06 來源:網絡 收藏
        Stratix III FPGA以最低的功耗實現了最好的信號處理性能和多模式功能,解決了大量機載和地面移動無線電問題(如AMF和GMR)。Stratix III FPGA器件的邏輯單元資源超過340K,嵌入式存儲器達到17MB,乘法器數量接近900個,最適合對功能要求較高的應用。設計人員必須能夠實現WNW和JAN-TE等新的高性能信號,同時也要支持SRW等低性能信號,并且沒有代價。當不需要電池時,Altera獲得專利的可編程功耗技術對不重要通路上的所有電路進行優化,從而降低了散熱和制冷要求。

        本文引用地址:http://www.104case.com/article/188848.htm


        在小外形、輕型、電池供電以及使用SRW和傳統信號的專業無線電設備中,Cyclone III等FPGA器件經過優化,能夠解決各種SWaP設計難題。


        ● 苛刻的體積和重量限制:對于設備體積小于10in3的最小型應用,該器件在單個芯片中有足夠的資源來處理SRW-CC(士兵無線電信號,戰斗通信機模式)等高級信號。豐富的信號處理模塊和充足的分布式存儲器滿足了外部大功率存儲器元件對功耗的要求。還可以提供器件管芯,以便進行高級微封裝。


        ● 功耗直接影響了任務執行時間:Cyclone III能夠以小于1W的功率實現全部的信號處理功能,任務執行速度是目前PLD方案的4倍。


        ● 數字信號處理對功耗預算的影響最大:隨著信號復雜度的提升,大部分功能都可以在Cyclone III FPGA中優化實現,從數字電子功耗預算中去掉DSP器件的功耗。


        ● 采用數字邏輯的折中考慮:Cyclone III等低功耗PLD在每瓦每秒百萬指令(MIPS)指標上已經超過了DSP,可以實現效率更高、功耗更低的數字方案。


        ● 對靜態和動態功耗的折中考慮:可以通過使用低靜態功耗的Cyclone III來降低待機功耗,靜態功耗低于其他90nm和65nm FPGA的1/10。


        ● 折中考慮電壓和頻率調整,以節省功耗:通過將Cyclone III的功能區劃分為多個PLD時鐘域,可以調整頻率來節省功耗。采用電壓調整(Stratix III FPGA提供1.1V和0.9V工作模式)和器件關斷方法能夠有效降低待機工作時的靜態泄漏。


        ● 軟件和硬件劃分,以節省功耗:效率最高的SWaP使用系統和器件效能工具來優化系統應用、工作模式、智能軟件控制,以及GPP、PLD、DSP和ASIC方案之間設計人員的功能劃分等。為了進一步節省功耗,可以采用軟件控制,在器件之間進行智能系統劃分,關斷待機時不重要的部分。


        設計流程和工具
        要保持在SWaP上的設計信心,設計人員應采用能夠簡化并加速系統設計流程的方法和工具,集成最新開發和能夠重復使用的知識產權(IP),以及FPGA和第三方供應商的IP。


        軟件編程重新配置(SPR)是支持各種可編程器件(相對于一種器件系列)在SDR頻譜范圍內應用的設計方法。SPR方法可利用Altera的SOPC Builder IP集成工具和Avalon流接口(Quartus工具包的組成部分),簡化了數據包、DSP、圖像和雷達處理等多種應用領域的系統設計。


        上一頁 1 2 下一頁

        關鍵詞: SDR 軍用 產品

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 潞西市| 岳阳市| 泸水县| 南宫市| 海门市| 阿巴嘎旗| 莱州市| 伊金霍洛旗| 攀枝花市| 屯昌县| 根河市| 竹山县| 广灵县| 庄河市| 武清区| 云和县| 沈丘县| 图木舒克市| 射阳县| 滦南县| 长白| 北碚区| 吉木乃县| 芷江| 桑日县| 陇南市| 会东县| 红原县| 泰和县| 壶关县| 巴楚县| 淮阳县| 满洲里市| 屏东县| 赣州市| 德保县| 静宁县| 静安区| 夏邑县| 凉山| 克什克腾旗|