新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 2×8低噪聲InGaAs/InP APD讀出電路設計

        2×8低噪聲InGaAs/InP APD讀出電路設計

        作者: 時間:2009-08-06 來源:網絡 收藏

        積分電容還決定電荷容量。電荷容量為


        式中:Qm為電荷容量;Vref為參考電壓,一般為1.5~3 V。式(1)表示增大積分電容Cint可以提高電荷容量。
        在CTIA電路結構中,KTC噪聲是最主要噪聲,而KTC噪聲也和積分電容有關。KTC復位噪聲電壓可以表示為


        式中:VN為積分電容上復位引起的KTC噪聲電壓;K為波爾茲曼常數,其值為1.38×10-23J/K;T是絕對溫度,取77 K。將此噪聲電壓折合成輸入端噪聲電子數,則表示為


        式中:Nin為積分電容KTC復位噪聲折合到輸入端的噪聲電子數;q為電荷常數,其值為1.60×10-19C;G為輸出級增益。
        圖6表示了該噪聲電子數和溫度、積分電容Cint之間的關系。從圖6可以看到,Nin隨溫度降低而減少,同時隨Cint的增大而增多。所以在設計Cint時,必須兼顧探測器電流、積分時間、電荷容量Qm和KTC噪聲折合到輸入端電子數Nin,并且結合電路工作溫度設計一個合適的值。在讀出電路中,電容的工作溫度為77 K,Cint設計為4 pF時,參考電壓取2 V,電荷容量為8×10-12J。電路的輸出級增益為O.65,KTC復位噪聲折合到輸入端的噪聲電子數為768個,小于實際探測器的噪聲電子數,而電荷容量也足夠大,滿足探測器讀出的需要。在CTIA結構中,設計一個高增益的運算放大器。根據具體的應用合適設計。而開關管KR采用四管合抱管結構,減小導通電阻對電路的影響。圖7為讀出電路芯片的照片。

        3 結論
        電路采用O.6μm CMOS工藝流片,采用40腳的管殼進行封裝,其中有效引腳為32個。用電注入法(恒流源模擬器件)測試了芯片的性能,電流信號為100~600 nA。功率耗散小于200μW。當積分電容為4 pF的時候,積分時間為36μs。時鐘頻率為0.5MHz的時候,一幀像元積分和讀出的總時間為108μs。電路的電荷存儲能力為5×107個,動態范圍為l V左右,輸出噪聲為5.2×10-5Vrms。測試結果顯示電路符合預期的設計要求。


        上一頁 1 2 下一頁

        關鍵詞: InGaAs APD InP 低噪聲

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 西昌市| 台北县| 乡城县| 什邡市| 牡丹江市| 若尔盖县| 玉山县| 英吉沙县| 玛沁县| 麻栗坡县| 临颍县| 全南县| 左权县| 嵩明县| 铁岭县| 库伦旗| 临澧县| 五家渠市| 永兴县| 手机| 泗水县| 和硕县| 万安县| 田东县| 唐山市| 石台县| 定南县| 万州区| 甘肃省| 镇远县| 会同县| 富顺县| 安龙县| 儋州市| 寿光市| 仁怀市| 长兴县| 河间市| 柳江县| 兴国县| 临猗县|