基于AD7543和FPGA的數/模轉換電路設計
1.3 數/模轉換芯片AD7543器件工作原理
在AD7543器件內部,有兩個寄存器:寄存器A和寄存器B。寄存器A是12位串行輸入并行輸出的移位寄存器,其低位與SRI引腳相連。在STB1,STB2和STB4上升沿或STB3下沿作用下,移位寄存器A發生移位,SRI引腳上的串行數據被裝進寄存器A中,當要寫入數據全部被裝進寄存器A時,再給AD7543一個裝載負脈沖(LD1和LD2均為低電平),把移位寄存器A的內容裝到寄存器B中,通過后續電路完成D/A轉換。當CLR為低電平時,寄存器B的數據被清零,輸出的電壓為零,簡化初始化過程。圖2為AD7543數/模轉換(D/A)的工作時序圖。
2 基于AD7543的數/模轉換器電路設計
圖3為基于AD7543數/模轉換芯片的數/模轉換器電路,由于AD7543的內部無運算大器,輸出為電流形式,在應用中,必須外接一個運放器,因此,AD7543的第1和2腳分別接在LM324運放的反向輸入口與同相輸入口,AD7543的第15腳(參考電壓輸入端)接在-10 V的電源上,當寄存器B的位數全為高電平時,輸出電平接近10 V。AD7543的輸入時序信號CLR,STB2,LD和SRI由外接的可編程邏輯器件(FPGA)產生。AD7543的第8腳和11腳接地。運放器LM324正負電源引腳分別接在正負12 V的電源上。
評論