新聞中心

        EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > PLL-VCO設(shè)計及制作

        PLL-VCO設(shè)計及制作

        作者: 時間:2010-05-28 來源:網(wǎng)絡(luò) 收藏

        圖4MCl45163P的構(gòu)成
        (此為LSI,集積度高,與VCO電路配合,可以組成PLL電路。)

        MC145163P主要功能端口說明
        fin
        (1
        端子)
        頻率合成器的可程式化計數(shù)器(/N計數(shù)器部)的輸入,通常fin 可以從VCO取得,以AC結(jié)合連接至1端子。在標準CMOS邏輯位準之大振幅信號的場合,也可以采用直接結(jié)合。
        Vss
        (2
        端子)

        電路的接地

        VDD3端子)

        正電源(+5V

        PDout
        (4
        端子)
        當伯VCO控制信號,由相位比較器的3狀態(tài)輸出。
        頻率fv > frfv相位前進;負脈波。
        頻率fv frfv相位延遲;正脈波。
        頻率fv = fr與同相位;高阻抗狀態(tài)。
        RA0
        RA1
        5端子,6端子)
        由這些輸入,設(shè)定基準分頻器(R計數(shù)器)的分頻比。分頻比可以從51220484096中選擇。
        ΦRΦV
        7端子,8端子)
        利用這些相位比較器的輸出,與通低頻慮波器組合,成為VCO的控制信號。
        頻率fv > fr或相位前進的場合:
        ΦV 會發(fā)生L脈波,ΦR 會維持H
        頻率fv frfv相位延遲的場合:
        ΦV 維持HΦR產(chǎn)生L脈波。
        頻率fv = fr與同相位的場合:
        ΦV ΦR 都成為H
        BCD輸入
        9端子-24端子)
        這 些的輸入數(shù)據(jù),在N計數(shù)器的內(nèi)容成為時,會被預(yù)先設(shè)定(preset.
        9
        端子為100位數(shù)的LSB24端子為100位數(shù)的MSB,由于內(nèi)藏有pull down電阻。因此,在輸入開放時成為L位準。利用BCD數(shù)字設(shè)定SW的使用,可以任意設(shè)定39999為止的任意分頻比。
        REFout
        (25
        端子)
        內(nèi)部基準振蕩器外部基準信號的緩沖輸出。
        OSCout,

        OSCin(26端子,27端子)

        在這些端子上連接水晶振蕩子時,便成為基準振蕩器。使用適當值的電容連接OSCin與接地間,以及OSCout與接地間。OSCin也成為外部一產(chǎn)生基準信號的輸入。這些信號通常在OSCinAC結(jié)合。但是,在大振幅信號(CMOS邏輯位準)的組合,則使用DC結(jié)合。在外部基準Mode中,不必要與OSCout連接。
        LD28端子)PLL鎖栓檢知信號,在PLL回路成為鎖栓時(frfv的頻率與相位為相同時)成為H,不成為鎖栓時則產(chǎn)生脈波。

        圖5所示的為實際的電路的構(gòu)成。
        圖5 電路圖



        關(guān)鍵詞: PLL-VCO

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 和硕县| 定安县| 高青县| 呼和浩特市| 盘山县| 木兰县| 潞城市| 余庆县| 封丘县| 黄石市| 内江市| 措美县| 彰武县| 竹山县| 莱州市| 平舆县| 明光市| 泗阳县| 辽阳市| 肥乡县| 香格里拉县| 宁河县| 西宁市| 青州市| 富川| 九龙坡区| 宜州市| 怀宁县| 西昌市| 安吉县| 垣曲县| 同心县| 平阴县| 湟中县| 青浦区| 抚州市| 光山县| 安岳县| 合阳县| 砚山县| 伊宁市|