新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 采用IDDR的亞穩態問題解決方案

        采用IDDR的亞穩態問題解決方案

        作者: 時間:2010-12-02 來源:網絡 收藏

          只需少量代碼

          在《Virtex-4用戶指南》的328~329頁,舉例說明采用VHDL和Verilog語言編寫的原語的例化。以下采用Verilog語言的原碼例化的典型實例:

          defparam _INT2.DDR_CLK_EDGE = SAME_EDGE_PIPELINED;

          defparam IDDR_INT2.INIT_Q1 = 1'b1;

          defparam IDDR_INT2.INIT_Q2 = 1'b1;

          defparam IDDR_INT2.SRTYPE = SYNC;

          IDDR IDDR_INT2( .Q1(sync_data),

          .Q2(signal_noload), .C(CLK_2X),

          .CE(1'b1), .D(async_data),.R(), .S());

          在圖3中看到全新的布局圖。 用這種方法將寄存器鏈放置在兩個單元:前兩個寄存器放置在ILOGIC單元中,另一個寄存器則放置在SLICE單元中(這里選擇的鏈具有3個寄存器和2個不同的時鐘,其中一個時鐘速度是另一個的兩倍)。

          

          圖3 顯示IDDR替代的同步器鏈

          整體而言,問題會給設計帶來不便,但采用一些快速便捷的解決(如以一種新的方式使用IDDR原語)就能大幅降低設計發生問題的幾率。大家應在創建設計時就采用上述方法,而不應事后亡羊補牢,這樣就能創建出既能靈活應對亞穩性問題,而且所占面積、性能和成本又得到優化的架構。


        上一頁 1 2 下一頁

        關鍵詞: IDDR 亞穩態 方案

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 贵定县| 南丹县| 高安市| 乌拉特后旗| 扬中市| 论坛| 竹溪县| 隆林| 汽车| 桐梓县| 黄大仙区| 军事| 房山区| 天峻县| 宕昌县| 陇南市| 青海省| 泸定县| 京山县| 阿巴嘎旗| 婺源县| 西城区| 盐津县| 天长市| 台北县| 桑植县| 昌黎县| 龙川县| 吴桥县| 建宁县| 琼结县| 准格尔旗| 赤壁市| 米脂县| 五河县| 砀山县| 通城县| 徐闻县| 富顺县| 西林县| 涟源市|