新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 基于IDDR的亞穩態問題解決方案介紹

        基于IDDR的亞穩態問題解決方案介紹

        作者: 時間:2012-08-18 來源:網絡 收藏

         只需少量代碼

        本文引用地址:http://www.104case.com/article/185903.htm

          在《Virtex-4用戶指南》的328~329頁,舉例說明采用VHDL和Verilog語言編寫的原語的例化。以下采用Verilog語言的原碼例化的典型實例:

          defparam _INT2.DDR_CLK_EDGE = SAME_EDGE_PIPELINED;

          defparam IDDR_INT2.INIT_Q1 = 1'b1;

          defparam IDDR_INT2.INIT_Q2 = 1'b1;

          defparam IDDR_INT2.SRTYPE = SYNC;

          IDDR IDDR_INT2( .Q1(sync_data),

          .Q2(signal_noload), .C(CLK_2X),

          .CE(1'b1), .D(async_data),.R(), .S());

          在圖3中看到全新的布局圖。 用這種方法將寄存器鏈放置在兩個單元:前兩個寄存器放置在ILOGIC單元中,另一個寄存器則放置在SLICE單元中(這里選擇的鏈具有3個寄存器和2個不同的時鐘,其中一個時鐘速度是另一個的兩倍)。

          

          圖3 顯示IDDR替代的同步器鏈

          整體而言,問題會給設計帶來不便,但采用一些快速便捷的解決(如以一種新的方式使用IDDR原語)就能大幅降低設計發生問題的幾率。大家應在創建設計時就采用上述方法,而不應事后亡羊補牢,這樣就能創建出既能靈活應對亞穩性問題,而且所占面積、性能和成本又得到優化的架構。


        上一頁 1 2 下一頁

        關鍵詞: IDDR 亞穩態 方案

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 武汉市| 大渡口区| 克山县| 儋州市| 高陵县| 栾城县| 梁平县| 肥乡县| 鄄城县| 昭觉县| 嘉祥县| 神木县| 阿拉尔市| 新民市| 东乡县| 建阳市| 景德镇市| 兰考县| 洞口县| 芜湖县| 高青县| 甘南县| 额济纳旗| 若尔盖县| 梁平县| 宿迁市| 天峻县| 团风县| 商都县| 平利县| 卫辉市| 高雄县| 济源市| 孟连| 年辖:市辖区| 建湖县| 石首市| 墨竹工卡县| 阿鲁科尔沁旗| 泸西县| 崇文区|