新聞中心

        EEPW首頁 > 嵌入式系統 > 新品快遞 > Altera Quartus II軟件v13.1編譯時間縮短70%

        Altera Quartus II軟件v13.1編譯時間縮短70%

        —— 新版軟件包括在編譯時間上的進步,增強了高級設計流程,提高了效能
        作者: 時間:2013-11-06 來源:電子產品世界 收藏

          公司 (NASDAQ: ALTR)今天宣布發布® II軟件13.1版,通過大幅度優化算法以及增強并行處理,與前一版本相比,編譯時間平均縮短了30%,最大達到70%,進一步擴展了在軟件效能方面的業界領先優勢。軟件還包括最新的快速重新編譯特性,適用于客戶對 Stratix® V 設計進行少量源代碼改動的情形。采用快速重新編譯特性,客戶可以重新使用以前的編譯結果,從而保持性能,不需要前端設計劃分,進一步將編譯時間縮短了50%。

        本文引用地址:http://www.104case.com/article/185102.htm

          軟件和IP產品市場主任Alex Grbic評論說:“我們的 II軟件一直能夠隨每一代產品一起發展,這是源于我們一開始便設計好的優異成熟的軟件體系結構。采用 II最新版軟件的新功能以及增強特性,我們高端的編譯時間比競爭產品快2倍,性能提高了20%。”

          這一最新版還增強了高級設計工具,擴展了Quartus II軟件的領先優勢,因此,客戶提高了效能,受益于器件前沿的功能。Quartus II軟件13.1版增強了其Qsys系統集成工具、 Builder基于模型的設計環境,以及面向OpenCL™的Altera SDK。

          · Altera Qsys系統集成工具自動連接知識產權(IP)功能和子系統,從而顯著節省了時間,減輕了FPGA設計工作量。使用Qsys,設計人員能夠無縫集成多種業界標準接口,包括,Avalon、ARM® AMBA AXI、APB和AHB接口,加速了系統開發。在Quartus II軟件v13.1中,Qsys增強了系統可視化能力,支持同時查看Qsys系統的多個視圖,進一步提高了效能。這樣,通過在新外設中增加或者連接組件,更容易修改您的系統。

          · 面向OpenCL的Altera SDK現在全面投產,是業界唯一通過一致性測試的FPGA OpenCL解決方案,符合Khronos集團定義的OpenCL規范。它提供了軟件友好的編程環境,在Altera優選電路板合作伙伴計劃電路板上使用FPGA,或者使用Altera Cyclone® V SoC開發板時,支持在Altera SoC上設計高性能系統。

          · Altera Builder設計工具支持系統開發人員在其數字信號處理()設計中高效的實現高性能定點和浮點算法。為工程師在設計過程中提供更多的選擇,更加靈活的設計,Altera DSP Builder高級模塊庫現在可以集成到MathWorks HDL Coder中。對快速傅里葉變換(FFT)處理的改進包括運行時長度可變FFT,以及10GHz極高數據速率的超采樣FFT,以優異的性能和多種靈活的選擇來實現這些通用DSP功能。

          Quartus II軟件13.1版包括Altera同類最佳的IP,延時降低了70%,資源利用率提高了50%以上,同時保持了客戶的性能不變,也保持了最常用和性能最高的IP的吞吐量。這些IP內核包括10G、40G和100G以太網,以及25G至150G Interlaken。



        關鍵詞: Altera Quartus FPGA DSP

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 合水县| 南投市| 汝州市| 新安县| 罗江县| 阳新县| 玉田县| 舞钢市| 宁城县| 郸城县| 扶绥县| 香格里拉县| 阳信县| 丹棱县| 商洛市| 贵南县| 保亭| 西安市| 绥德县| 射洪县| 建水县| 宜昌市| 涡阳县| 南和县| 措美县| 新安县| 栖霞市| 武乡县| 聂拉木县| 乳山市| 彩票| 荆州市| 古浪县| 昌乐县| 祥云县| 玉田县| 西平县| 赤水市| 内丘县| 顺昌县| 章丘市|