新聞中心

        EEPW首頁 > 電源與新能源 > 設計應用 > 數字控制DC/DC變換器中ADC的設計

        數字控制DC/DC變換器中ADC的設計

        作者: 時間:2011-08-22 來源:網絡 收藏

        摘要:文中介紹了一種無需外部時鐘、可抵消部分工藝偏差的差分延遲線A,并對其建模。該A結構簡單、信號在內部產生、轉換速率快、功耗低,可應用在高頻/DC芯片中。在0.13μmCMOS工藝下仿真表明,在采樣電壓0.7~1.5V范圍內,該輸出沒有明顯偏移,線性度良好。
        關鍵詞:DC/DC;延遲線;DPWM

        DC/DC有兩種方式:模擬控制方式和控制方式。傳統的DC/DC一般采用模擬控制方式,它具有體積小,功耗低等優點,但易受噪聲影響。而控制的DC/DC對工藝參數和環境不敏感、控制算法可通過編程實現、易于集成,且能大大縮短產品的開發周期。正是由于數字控制方式的這些優點,數字DC/DC變換器得到人們的廣泛關注。

        1 DC/DC變換器結構
        數字控制器主要由模數轉換器()、數字補償器(Digital Compensator)和數字脈沖寬度調制器(DPWM)組成。一種常用的數字控制器如圖1所示。主電路輸出電壓與基準電壓經ADC進行比較并轉換為相應的數字誤差信號,數字補償器則根據誤差進行補償得到給定數字信號。經DPWM轉換成時間信號,控制主電路開關通斷。

        本文引用地址:http://www.104case.com/article/178716.htm

        a.JPG



        2 延遲線ADC
        標準CMOS工藝下一個邏輯門延遲td與電源電壓VDD叻有這樣一個關系
        b.JPG
        其中,K是一個與器件和工藝有關的常數,Vth是MOS器件的閾值電壓。當VDD大于Vth時,td可看作與VDD成反比。
        延遲線ADC由延遲鏈、寄存器組和譯碼電路組成,結構如圖2所示。一串延遲單元組成延遲鏈。一種可行的延遲單元的結構如圖3所示。它由一個反相器與一個或非門級聯得到。每個延遲單元都有一個輸入端,一個復位端和一個輸出端。

        c.JPG

        p2p機相關文章:p2p原理



        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 青阳县| 南郑县| 宜兴市| 滁州市| 宜丰县| 鹰潭市| 榆中县| 宜春市| 襄汾县| 衡阳市| 米林县| 岗巴县| 时尚| 隆回县| 宜兰县| 孟村| 富平县| 丰顺县| 呼图壁县| 裕民县| 洛川县| 洪湖市| 开封市| 手机| 旺苍县| 永和县| 越西县| 林西县| 仁布县| 根河市| 镇宁| 莆田市| 石阡县| 宁乡县| 靖远县| 武宁县| 淮滨县| 惠来县| 河源市| 蓬安县| 巴塘县|