新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 單片機89C51與A/D轉換器MAX195的接口設計

        單片機89C51與A/D轉換器MAX195的接口設計

        作者: 時間:2009-12-04 來源:網絡 收藏

        本文引用地址:http://www.104case.com/article/173549.htm

        是16位逐次逼近方式的ADC。它將高精度、高速度、低電源功耗(消耗電流僅10μA)的關閉方式等性能結合在一起。內部校準電路對線性度與偏置誤差進行校正,所以無需外部調整便可達到全部額定的性能指標。電容性的DAC結構使之具有特有的85kbps跟蹤/保持功能,變換時間僅需9.4μs。三態串行數據輸出及引腳可選的單極性(0~VREF)或雙極性(-VREF~+VREF)的輸入范圍使之可廣泛應用于便攜式儀表、醫用信號采集及多傳感器測量等系統中。

          1 引腳及說明

          MAX195有16個引腳,其排列如圖1所示。

        MAX195引腳排列圖

          2 MAX195轉換原理及時序

          MAX195片內含有電容性的數字模擬變換器(DAC),可對模擬輸入進行特有的跟蹤和保持,再由逐次逼近寄存器和比較器,在變換時鐘CLK的控制下,把模擬輸入變換成16位數字代碼,通過片內的串行輸出。芯片內的和控制邏輯易與大多數微處理器相連,減少了對外部元件的需求。

          其變換及數據輸出的時序如圖2所示。

        變換及數據輸出的時序圖

          由時序可以看出,在前次變換結束至少經過三個或三個以上時鐘周期后,變換在有效后的CLK時鐘下降沿開始(MAX195對信號的跟蹤/保持、采集需4個CLK周期)。同時,在下一個時鐘下降沿變高,待經過9.4μs(CLK為1.7MHz)變換結束后,由高變低,給出變換結束信號,可送去中斷或被查詢。變換結束由三態串行口DOUT端輸出。在變換期間由CLK控制讀出數據,也可在兩次變換之間由SCLK串行時鐘定時讀出數據,最高速率可達5Mbps。圖2中所示情況為后者,在保持低電平后,在每個SCLK的下降沿,DOUT端按MSB在前的次序輸出一位數據,否則,DOUT處于高阻態。


        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 延长县| 鄂温| 乐平市| 循化| 营口市| 南江县| 醴陵市| 凉山| 丰原市| 扶沟县| 平安县| 库伦旗| 威海市| 邻水| 丰原市| 隆林| 南通市| 神农架林区| 平度市| 日喀则市| 金坛市| 手机| 铁岭县| 达尔| 镇康县| 高州市| 邓州市| 海门市| 神池县| 治多县| 上思县| 松江区| 和平区| 阳朔县| 洪泽县| 宾阳县| 会泽县| 建平县| 太和县| 广昌县| 镇安县|