單片機控制的DBPL編碼信號源系統設計
其中,并行轉串行電路采用一片8位并串轉換移位寄存器74166和一片計數器74163,計數器74163采用模8計數。當計數器計滿8個數時,清零計數器,重新開始計數;計數期間,8位并行數據按照時鐘節拍輸出。2分頻及64分頻采用計數器74163實現。微分電路采用D觸發器及門電路實現。并串轉換輸出 Q1經過非門與微分電路取得的上升沿Q2相與,得出 Q3,經過D觸發器實現2分頻輸出Q4,最后Q0與Q4異或求得編碼輸出。輸出8.82kHz的方波和564.48 kHz的脈沖波,再分別進行濾波、放大調理,然后合成為最終所要得到的DBPL信號。假設單片機輸入并行數據為11010011,則圖2中各點的波形如圖3所示。本文引用地址:http://www.104case.com/article/171480.htm
評論