新聞中心

        EEPW首頁 > 手機與無線通信 > 設計應用 > 數字射頻存儲器模塊電路設計

        數字射頻存儲器模塊電路設計

        作者: 時間:2009-06-19 來源:網絡 收藏

        圖5中信號處理發生在之前,和調頻是在信號的狀態下信號提高了信號的抗能力,在遠距離傳輸時產生的傳輸比模擬信號小的多,且易糾錯。如果采用圖4中的先進行,再進行模擬信號處理.模擬信號本身是連續的電信號,本身就和無用的信息混合在一起,傳輸過程中,外界的干擾隨時有可能使其受到影響而發生變化,一般經過幾次放大后,會引起很多失真和引進很多干擾,信噪比會嚴重下降,傳輸的過程越遠,信號就越差。綜合上述原因,結合電子作戰和本身的精確復制特性,圖5的結構無論是在靈敏度和準確度上都優于圖4。
        3.3 FPGA實現方法
        圖6給出數據電路組成的.雙口RAM由FPGA來實現,由于FPGA的可編程邏輯,采樣數據I10-17,I20-27、Q10-17、Q20-27、數據調相器電路,輸入為I10-17,Q10-17,-I10-17,-Q10-17;輸出為,I10-17,Ql0-17,I10-17,Q10-17,-I10-17,-Q10-17;輸入輸出組合,由控制字Sn~S1的組合決定。設計采用了調相移頻的原理.通過連續改變數字移相器的相移使輸出信號載頻偏移設定值。該方法的移頻精度、穩定度取決于數字電路的時鐘精度和穩定度。

        本文引用地址:http://www.104case.com/article/158035.htm

        綜上所述,得到可控制的調頻調相干擾信號,進而優化了的干擾系統。本身是一種高速數字件.可以在滿足奈奎斯特采樣定理的條件下對截獲到的信號作長時間相參復制,如加入信號處理就可以更靈活的產生干擾信號,使適當的干擾信號進入對方雷達接收設備,破壞對方雷達對目標回波信號的檢測,達到有效干擾的目的。而且此方法有很高的抗干擾特性.設計靈活,較易實現,不失為一種新的選擇。


        4 結語
        主要分析在雷達干擾機中DRFM結構的工作原理.加入了一種信號調制模塊,該方法突破了傳統時間遲延的干擾效果。可更加靈活的產生滿足設計要求的干擾信號,達到有效干擾目的。并提出用FPGA方法數字調相,可簡單快捷達到干擾目的,優化DRFM的結構和干擾精度,為未來的電子戰設備提供有效的參考價值。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 武乡县| 乌拉特中旗| 铜梁县| 广安市| 岳普湖县| 肇庆市| 泰顺县| 广河县| 鸡东县| 布拖县| 平安县| 定襄县| 河曲县| 广饶县| 安义县| 读书| 策勒县| 奉节县| 临颍县| 高州市| 射洪县| 江都市| 鸡西市| 成安县| 道孚县| 宿松县| 长泰县| 虎林市| 师宗县| 黎城县| 福贡县| 黑龙江省| 磴口县| 龙山县| 苗栗县| 泗水县| 蓝田县| 思南县| 白沙| 微博| 石渠县|