新聞中心

        EEPW首頁 > 手機與無線通信 > 設計應用 > 多天線多載波的數字上下變頻的FPGA實現

        多天線多載波的數字上下變頻的FPGA實現

        作者: 時間:2010-02-25 來源:網絡 收藏


        DSP-BUILDER8.0以后的版本,提供了一個新的ADVANCED BLOCK的特性,用這個新特性產生的FIR濾波器,較之以往的版本,在資源優化方面有了巨大的改進。如18通道61階的5倍內插濾波器,由老版本生成的IP所占用的資源與ADVANCED BLOCK的比較,如下表所示:


        ALUT REG M9K DSP18*18

        老版本 311 652 28 13

        advanced 217 533 7 12

        老版本生成的IP所占用的資源與ADVANCED BLOCK的比較

        可以看出,使用ADVANCED BLOCK, 無論是查找表,寄存器,還是RAM的資源,都有非常明顯的降低。

        此外ADVANCED BLOCK還有一些顯著的優點:

        1、 通道接口較之以往變的非常簡單清晰,無論輸入輸出,主要信號只有3個,數據data,數據有效data_vld以及通道號channel。

        2、 自動插入流水。只需要設置好相應參數,如時鐘頻率,目標器件,復用倍數等,它會在使用盡量少的資源并且滿足時序的情況下,自動判斷是否加入PIPELINE。

        3、 系統層面的設計。它生成的所有模塊,包括FIR濾波器,都有一組系統接口,可以通過不同地址對內部寄存器,如系數等,進行訪問。

        4、 自動資源復用。在時鐘復用關系確定后,它能自動資源復用,使設計者從繁瑣的優化工作中解放出來,專注于系統層面的設計。 function ImgZoom(Id)//重新設置圖片大小 防止撐破表格 { var w = $(Id).width; var m = 650; if(w

        整個設計的的資源以及功耗

        這個49的設計在Altera Corporation 的3SE80F1152I3上實現,工作頻率為180倍基帶速率時鐘,即230MHz。所消耗資源如下表所示


        ALUT REG M9K DSP18*18

        數目13385 19068 330 532

        所占百分比 % 21% 30% 67% 79%

        整個設計的實現的資源以及功耗

        內核靜態功耗為734.58mW

        內核動態功耗為2705.63mW

        IO功耗為236.82mW

        全部功耗加起來為3677.04mW。

        3SE80是Altera CORPORATION的65納米產品STRATIX III中的一款。這一系列產品在設計過程中考慮了很多功耗優化的因素,因此功耗特性比較好。比如內核電壓,它是0.9V/1.1V可選,上述設計用的是1.1V電壓,如果用0.9V的話,功耗還可以再降低30%。但有一點需要客戶注意,使用0.9V電壓的話,整個設計的時序會降低15%左右。

        本文引用地址:http://www.104case.com/article/157627.htm

        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 囊谦县| 宿州市| 德令哈市| 简阳市| 赞皇县| 辽源市| 额敏县| 修水县| 安泽县| 于都县| 宜州市| 时尚| 开鲁县| 全南县| 永春县| 泰安市| 安国市| 泰州市| 牙克石市| 余姚市| 定西市| 隆子县| 湖南省| 尚志市| 凤庆县| 湖北省| 武安市| 江北区| 密山市| 石楼县| 花垣县| 富锦市| 渭源县| 新巴尔虎左旗| 常山县| 昌邑市| 南郑县| 建平县| 胶州市| 北流市| 志丹县|