TMS320TCI6618-TI 高性能LTE物理層解決方案
通過為FFTC 輸出數據采用多內核導航器隊列,L2 使用多區段主機分組描述符的存儲器空 間可節省下來。可將主符號前后的干擾保護音調存放在存儲器段中,通過每次傳輸快速回收。僅將有用數據 (主符號)存儲在L2 中以備后續處理。其結果是為FFTC 前端處理減少了50% 的存儲器; 緩沖器使用量。圖5; 闡述了如何采用多內核導航器隊列鏈接的描述符來減少存儲器的使用。
2
高性能物理層解決方案 圖5 使用多內核導航器分組隊列減少存儲器使用包含適用于BCP、FFTC、TCP3d、TCP3e、多內核導航器、 網絡協處理器、增強型直接存儲器接入(EDMA) 以及芯片支持庫等的驅動器。其可實現即裝即用的精彩用戶體驗,同時能夠大幅縮短研發周期。
采用TCI6618 的 TI 也提供LTE PHY 軟件,從而能夠為針對C66x 內核而高度優化的客戶PUY 解決方案提供構LTE解決方案 建模塊。BCP 可減輕整個比特處理以及硬件中PUCCH 格式2、2a 與2b 解碼的負荷。LTE 庫包括PUSCH 符號、PUCCH 格式1、1a 與1b 解碼、PRACH 接收機處理和物理下行共享信道(PDSCH) 符號速率處理的相關軟件。圖6 顯示了使用TI 具有TCI6618 加速器的LTE 庫對下行 From L2 Modulation 處理高性能LTE 上行處理需要有效的CPU 周期來實現PUSCH 信道估計與均衡。根據天線數量,C66x 擴展指令集架構與浮點算術運算相對于C64x+ 架構而言可將MRC 均衡器的周期降低4 倍。由于具備浮點計算能力,諸如分塊矩陣轉置等更為高效的算法可用于實現同等性能p> 相對于MMSE MIMO 均衡器更為復雜的定點Cholesky 分解算法,其減少的周期數可達5 倍。
BCP 提供的控制信道解碼可大幅減少軟件周期數,且能夠比軟件應用中的典型算法提供更高的性能。在某些情況下,這能夠節省多達1.4 GHz 的DSP 處理主頻,相當于節約了一個多DSP 內核。圖7 顯示了使用TCI6618 及其高度優化的LTE 庫軟件而進行的PUSCH 處理 處理
此外,FFTC 也可用于信道估計以減輕DSP 處理負荷。在LTE 中,可基于嵌入在上行幀中的參考信號 (資源模塊中第4 類信號)來執行信道估計。TI 的LTE 庫軟件可提供信道估計功能(在子幀中的每個數據承載資源組件中執行)。信道估計的第一階段可利用FFTC 來構建頻率平滑估計器。執行IDFT 需要將信道估計從頻域向時域轉換,并利用矩形窗口來截取時域信道帶以獲得時域信道?;蜃鳛閭溥x方案,還可選定能夠減少噪聲的閾值。隨后,執行DFT 可生成頻域信道估計。信道估計的第二個階段可通過對第一階段估計結果的線性插值法/ 外插法,根據每個子載波進行計算。 圖8 顯示了PUSCH 信道估計處理進程。
圖8除了可用于上行PRACH 處理中的各個階段,也可將FFTC 用于PUSCH 信道頻偏補償和估計。
TCI6618 中的兩個FFTC 加速器能夠顯著降低DSP 內核的LTE 信號處理負荷。通過充分利用 TI C66x DSP 內核上的LTE 庫軟件,和TCI6618 硬件加速器,我們可在同一TCI6618 器件中度集成物理上行共享信道(PUSCH)、物理上行控制信道(PUCCH)、物理下行共享信道(PDSCH)、 物理下行控制信道(PDCCH) 以及物理隨機訪問信道(PRACH) 通道的LTE PHY 處理。可支持兩個20MHz 帶寬區段的FDD LTE,以及2x2 個使用高級接收機算法獲取的150 Mbps 下行和75 Mbps 上行吞吐帶寬的MIMO。 多內核架構和無與倫比的TCI6618 系統、外設、加速器帶寬及吞吐量使得低成本的LTE 移動寬帶成為現實,同時也為市場帶來了高性價比的LTE 解決方案。
結論 以TI 多年無線基站系統知識和業經驗證具有卓越性能的技術為依托,TCI6618 是在此基礎上持續創新的成果。TI KeyStone SoC 架構可為LTE 及其持續技術演進提供最高的吞吐量以及符合未來要求的架構。4 款同時集成了定點與浮點功能的高性能DSP 內核可為LTE PHY處理提供業界功能最強大的內核。豐富系列的硬件加速器不僅可減少LTE 系統時延,而且還能完全釋放CPU 資源,從而實現最佳的LTE 系統性能以及獨具競爭優勢的差異化功能。TMS320TCI6618 可提供結合了業界開發生態系統且包含全面優化型LTE PHY庫軟件的 最穩健硬件平臺。平臺開發軟件可大幅加速開發進程,以確保為客戶提供業界一流的LTE PHY 解決方案。
評論