新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > FPGA的時鐘頻率同步設計

        FPGA的時鐘頻率同步設計

        作者: 時間:2009-12-28 來源:網絡 收藏

        3 補償算法在中的實現
        由式(4)和式(10)可得:

        補償就是在每個周期計算FreqCompValuen,提供了參數化的乘法器兆函數(1pm_mult)和除法器兆函數(1pm_divide),可以快速實現上述算法。原理如圖3所示,在每個周期信號的驅使下,鎖存器B和C分別鎖存當前讀數和上個同步周期讀數,同時將主讀數輸入到加法器A中,經過減法器E、F和乘法器G,以及除法器H后計算出新的FreqCompValuen,并在同步信號的驅動下,將其鎖存到鎖存器D中。由于中間的計算結果要經過一定的時鐘周期,所以鎖存器D的鎖存信號要延時一定的晶振周期。在本中延時50個FreqOsc,即在1μs的情況下就可以得到新的補償值。

        本文引用地址:http://www.104case.com/article/152175.htm

        同步報文的傳輸延遲SyncDelay理論上是不變的,而實際上報文在傳輸過程中有抖動。參考文獻[3]對此進行了分析,并指出同步周期越長,報文傳輸延遲抖動的影響就越小,因此可以忽略不計。

        伺服電機相關文章:伺服電機工作原理




        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 肇州县| 集安市| 开原市| 行唐县| 合作市| 通城县| 汾西县| 巫山县| 禄劝| 南汇区| 利津县| 屯昌县| 黎平县| 金昌市| 囊谦县| 保定市| 河曲县| 西吉县| 霍城县| 自治县| 无为县| 大洼县| 黑龙江省| 文安县| 苏尼特左旗| 青冈县| 乌兰察布市| 涿州市| 民权县| 客服| 洞口县| 彭山县| 乌审旗| 肇庆市| 乌鲁木齐县| 文成县| 丹寨县| 石屏县| 建水县| 白河县| 称多县|