新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應用 > 基于散列DMA的高速串口驅(qū)動設(shè)計

        基于散列DMA的高速串口驅(qū)動設(shè)計

        作者: 時間:2010-05-26 來源:網(wǎng)絡(luò) 收藏

        1 概 述

        本文引用地址:http://www.104case.com/article/151844.htm

        由于在電報通信、工控和數(shù)據(jù)采集等領(lǐng)域有著廣泛的應用,絕大多數(shù)嵌入式處理器都內(nèi)置了通用異步收發(fā)器(UART)。UART數(shù)據(jù)傳輸主要通過中斷或的方式實現(xiàn)。

        中斷方式是在接收到數(shù)據(jù)或需要發(fā)送數(shù)據(jù)時產(chǎn)生中斷,在中斷服務(wù)程序中讀寫UART的緩沖區(qū)(FIFO)實現(xiàn)數(shù)據(jù)傳輸。由于通信速率一般比較低(典型值不超過115 200 bps),大多數(shù)嵌入式系統(tǒng)都采用中斷方式來傳輸數(shù)據(jù)。然而,中斷服務(wù)程序需要占用CPU的時間,而串口速度的提升也必將導致CPU更頻繁地響應UART中斷,這勢必會造成嵌入式系統(tǒng)的性能下降。

        數(shù)據(jù)傳輸無需CPU的參與,是一種更加高效的數(shù)據(jù)傳輸方式。現(xiàn)有的數(shù)據(jù)傳輸方案都是DMA塊傳輸方式(即Block DMA)。這種方式下每次傳輸完一個數(shù)據(jù)塊后產(chǎn)生一個DMA中斷,在串口通信中,頻繁的DMA中斷仍然會影響系統(tǒng)的性能。本文散列DMA(seatter DMA)的傳輸方式提出了一套完整的工業(yè)級串口方案,實現(xiàn)了波特率高達12 Mbps的UART數(shù)據(jù)傳輸。

        2 DMA數(shù)據(jù)傳輸?shù)奶攸c

        DMA(Direct Memory Access,直接存儲器訪問),是指數(shù)據(jù)在內(nèi)存與I/O設(shè)備間的直接傳輸,數(shù)據(jù)操作由DMA控制器(DMAC)完成而不需要CPU的參與,大大提高了CPU的利用率。因此,DMA是數(shù)據(jù)傳輸?shù)睦硐敕绞健@肈MA進行數(shù)據(jù)傳輸時應注意以下幾點:

        ①DMA傳輸需要占用系統(tǒng)總線,在此期間CPU不能使用總線。如果外設(shè)在進行數(shù)據(jù)傳輸時不能有任何的間斷,就必須保證傳輸期間DMAC對系統(tǒng)總線的獨占,這可能會影響其他需要使用總線進行數(shù)據(jù)傳輸?shù)脑O(shè)備。所以,系統(tǒng)總線在DMA傳輸期間是否可被搶占,要依據(jù)嵌入式系統(tǒng)的特定環(huán)境來決定。

        ②DMA傳輸存在緩存一致性(cache coherency)問題。如圖1所示,DMAC和CPU是兩個平行的單元,CPU總是通過數(shù)據(jù)緩存來訪問內(nèi)存中的數(shù)據(jù),而DMAC則直接訪問內(nèi)存。如果內(nèi)存中的數(shù)據(jù)被DMAC更新,而數(shù)據(jù)緩存中的數(shù)據(jù)尚未被更新,CPU獲得的某些地址的值可能并不是內(nèi)存中的真實值。為了避免這個問題,可在DMAC更新完內(nèi)存數(shù)據(jù)后或CPU讀取被更新過的數(shù)據(jù)前刷新數(shù)據(jù)緩存,或是使用不被數(shù)據(jù)緩存映射的非緩存(non-cacheable)內(nèi)存區(qū)域。


        上一頁 1 2 3 下一頁

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 金华市| 大冶市| 大连市| 蒙山县| 息烽县| 五莲县| 民丰县| 宝丰县| 江口县| 海安县| 平南县| 西和县| 望都县| 会昌县| 松江区| 西畴县| 东丽区| 朝阳区| 江源县| 普洱| 弥渡县| 郁南县| 额尔古纳市| 满城县| 威信县| 寿光市| 昌江| 天等县| 疏勒县| 慈利县| 禄劝| 大洼县| 清远市| 顺义区| 沭阳县| 卢氏县| 扎囊县| 长宁县| 夏邑县| 郎溪县| 新乡市|