新聞中心

        EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于Max+PlusⅡ平臺(tái)的CMI編碼器的設(shè)計(jì)方案

        基于Max+PlusⅡ平臺(tái)的CMI編碼器的設(shè)計(jì)方案

        作者: 時(shí)間:2010-08-18 來(lái)源:網(wǎng)絡(luò) 收藏

          其中:m_test:產(chǎn)生的m序列;

        本文引用地址:http://www.104case.com/article/151649.htm

          MUX_DT:編碼輸出;

          MUX_CLK:原始時(shí)鐘。

          3 仿真結(jié)果

          在+下對(duì)編碼進(jìn)行編譯和仿真,最后得到編碼仿真結(jié)果。圖2是CMI碼編碼波形圖。

          

          在時(shí)鐘MUX_CLK驅(qū)動(dòng)下工作,m_test是產(chǎn)生的m序列1011100,MUX_的DT為CMI編碼輸出,可以看到,編碼為11010011000101,有一定延時(shí),但編碼完全正確。

          4 結(jié)語(yǔ)

          該詳細(xì)介紹了CPLD的CMI編碼的實(shí)現(xiàn)方法。提出利用原始信號(hào)的二分頻后的信號(hào)求非賦值給編碼輸出,得到“0”的編碼,利用緩存對(duì)“1”的個(gè)數(shù)進(jìn)行記錄,而對(duì)“1”進(jìn)行編碼的編程思路,利用VHDL進(jìn)行程序實(shí)現(xiàn),在+下對(duì)結(jié)果進(jìn)行仿真,結(jié)果完全正確。

          實(shí)踐表明,運(yùn)用CPLD實(shí)現(xiàn)CMI編碼具有軟件開(kāi)發(fā)周期短、成本低、執(zhí)行速度高、實(shí)時(shí)性強(qiáng)、升級(jí)方便等特點(diǎn),而且可以把該電路和其他功能電路集成在同一塊CPLD/FPGA中,減少了外接元件的數(shù)目,提高了集成度,而且有很大的編程靈活性,很強(qiáng)的移植性,因此有很好的應(yīng)用前景。


        上一頁(yè) 1 2 下一頁(yè)

        評(píng)論


        相關(guān)推薦

        技術(shù)專(zhuān)區(qū)

        關(guān)閉
        主站蜘蛛池模板: 玛曲县| 河曲县| 遵化市| 宜黄县| 邵阳市| 连城县| 景宁| 兰考县| 峨边| 杨浦区| 尼玛县| 佳木斯市| 仙桃市| 台州市| 长岛县| 沾益县| 宾川县| 宾阳县| 衡东县| 台州市| 湘西| 中西区| 五莲县| 新沂市| 科尔| 曲水县| 辽中县| 旅游| 鲁甸县| 南昌市| 弥勒县| 通榆县| 陆川县| 邢台市| 星子县| 石门县| 乐昌市| 鹤山市| 麟游县| 岚皋县| 昭通市|