新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于DDS+PLL技術的頻率合成器的設計

        基于DDS+PLL技術的頻率合成器的設計

        作者: 時間:2011-07-19 來源:網絡 收藏

        2.2 方案實施
        中AD9852采用串行數據輸入模式,在該模式下需要對芯片CS、IO RESET、SDO、SDIO、OSK、I/O UD CLK以及SCLK進行控制信號輸入設置。AD9852工作電壓為3.3 V,通過將5 V穩壓源的輸入電壓轉為3.3 V控制電壓,以保證芯片的正常工作,從而防止過高的控制信號輸入燒壞芯片。
        按照串行控制方式將FPGA與外圍電路布置完整,然后通過FPGA進行芯片的初始化。初始化過程中的關鍵在于,一是對地址與數據的寄存器進行設置,寫入各寄存器工作方式所需的控制碼;二是初始化串行模式;三是通過串行模式,將FPGA產生的控制碼寫入到DDS相應的控制寄存器中。
        在寫地址與數據的寄存器中,主要需要寫入的寄存器為frequency tuning word、Delta frequency reaster、update clockrate regis-ter、Ramp rate clock reaster、control register這五個寄存器。其中控制字K可按照公式(6)進行計算。
        g.jpg
        中所需產生輸出為10 MHz,其中N=48,fc=180 MHz,通過公式計算出K=15637498706140轉換為十六進制為E38E38E38DC,所以對AD9852的控制字寄存器的賦值可表示為data_o=48’hOE38E38E38DC。
        在DDS芯片寫數據的過程中,首先,向dds_mareset輸入正脈沖信號將DDS復位,然后地址位和數據位分別寫入DDS相對應的管腳。在dds_ cs下降沿的觸發下,dds_sdio寫入可持續八個dds_sclk周期s_wr_inst,該instruction byte決定了接下來的對傳輸數據讀操作或者寫操作。經過多次寫脈沖操作之后,控制寄存器與頻率控制字均寫入DDS芯片中,在dds_ioreset的上升沿作用下輸出所需頻率。如圖1、圖2所示。

        本文引用地址:http://www.104case.com/article/150459.htm

        h.jpg


        ADF4360-7采用3線串行接口,其數字部分包括24位移位寄存器、14位R計數器以及由5位A計數器和13位B計數器構成的18位N計數器。數據在每個時鐘上升沿的作用下移入24位移位寄存器中,并在LE上升沿的觸發下,從移位寄存器傳輸至鎖存器中。該鎖存器狀態由C2和C1兩個控制位決定,如表1所示。

        i.jpg

        低通濾波器相關文章:低通濾波器原理


        分頻器相關文章:分頻器原理
        鑒相器相關文章:鑒相器原理
        鎖相環相關文章:鎖相環原理


        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 凉山| 潞西市| 怀来县| 连州市| 辉县市| 台北县| 新绛县| 万宁市| 礼泉县| 乌拉特前旗| 西吉县| 内丘县| 栖霞市| 宁德市| 株洲县| 新乡县| 新巴尔虎右旗| 商丘市| 青冈县| 安新县| 黄石市| 临江市| 镇远县| 鹿泉市| 罗江县| 故城县| 双流县| 镇坪县| 磴口县| 沂南县| 资阳市| 农安县| 阳信县| 开平市| 板桥市| 康乐县| 吴忠市| 平昌县| 老河口市| 新宁县| 阆中市|