新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 采用上位機與FPGA開發板的光纖通道接口適配器設計

        采用上位機與FPGA開發板的光纖通道接口適配器設計

        作者: 時間:2012-07-12 來源:網絡 收藏

        2.3 Virtex-5板的底層保證

          (1)系統構造邏輯主要完成以下幾點功能:

        本文引用地址:http://www.104case.com/article/148771.htm

          控制PCIE硬核實現與上層軟件交互;對上層傳輸數據加CRC校驗;完成FC鏈路初始化過程;完成FC流控功能;完成FC-2差錯處理;控制ROCKET I/O把上層軟件數據通過ROCKET I/O發送;控制ROCKET、I/O把接收恢復的數據傳輸到上層軟件。

          (2)邏輯的模塊組成:底層邏輯控制模塊主要完成FC物理層通信,它主要包括發送模塊、接收模塊和PCIE控制模塊三部分,每個模塊又根據功能不同劃分多個子模塊,在PCIE控制模塊中,有一些緩存來存放接收模塊傳送過的數據和相應的數據信息,發送模塊也會從PCIE控制模塊的緩存中讀取數據傳送出去,其原理框圖如圖3所示。

          

          數據發送模塊 該模塊通過讀取機的狀態信息來發送不同的信息,當ACK使能時,該模塊發ACK,當數據使能時,該模塊就發送固定幀數的數據,發送的數據是從緩存中讀取,CRC由該模塊添加。空閑時就發送IDLE碼。

          數據接收模塊 接收模塊包括接收控制模塊、CRC模塊和臨時緩存模塊。主要完成數據和鏈路控制幀以及準備信號的接收,并實現CRC校驗,根據幀頭來判斷不同類型的數據幀或控制幀,并存入緩存中,同時將幀的相關信息也放入相應的緩存中。

          PCIE控制模塊 該模塊主要根據PCIE總線上的地址對應的寄存器的值,譯碼成相應的使能把PCIE總線上數據寫入相應的數據發送buf-f,ACK發送 buff反之根據邏輯輸入的使能,譯碼成對應的PCIE總線上對應地址的對應寄存器的值,并把數據接收的buffACK接收buff數據寫入相應的PCIE地址上。

          2.4 最終實現

          通過機與板的結合,實現了的高速性。傳輸效果圖如圖4所示。

          

          3 結語

          通過機與板的結合,模擬并實現了在高速數據傳輸過程中處的。盡管該設計是上位機配合的形式實現,但僅就設計思路而言,對于實際開發接口具有一定的借鑒意義。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 厦门市| 喀喇| 镇沅| 临湘市| 平谷区| 合作市| 东台市| 鄯善县| 庐江县| 高安市| 南溪县| 盘锦市| 康平县| 新丰县| 建水县| 龙胜| 永德县| 扶风县| 浦县| 佛山市| 资溪县| 嘉荫县| 体育| 和静县| 六盘水市| 南充市| 芜湖市| 吴堡县| 昭觉县| 固镇县| 鄂伦春自治旗| 凤山市| 枣庄市| 江达县| 鄂托克前旗| 福贡县| 星座| 徐水县| 巴彦县| 石渠县| 扎囊县|